基本逻辑门电路 - 异或

逻辑门电路简易实现 - 异或

----- 异或 -----

异或门

输入A输入B输出
0
0
0
0
1
1
1
0
1
1
1
0

规则:同则0,异则1

设计思想:

先研究异或的基本逻辑,在设计由基本逻辑门构成的异或门电路,最后依此设计电路

异或基本逻辑

A^B = ~ [A · B + (~ A) · (~ B)]

门电路设计实例

在这里插入图片描述
门电路直接对应于其基本逻辑,不多作介绍
[0 0] == > [0]
在这里插入图片描述
[0 1] == > [1] (5V)
在这里插入图片描述
[1 0] == > [1] (5V)
在这里插入图片描述
[1 1] == > [0]
在这里插入图片描述

电路设计实例

在这里插入图片描述


当S1 S2均断开[0 0]时,输出OUT电压值为5.392mV [0]

在这里插入图片描述

当S1断开 S2闭合[0 1]时,输出OUT电压值为1.999V [1]

在这里插入图片描述

当S1闭合 S2断开[1 0]时,输出OUT电压值为1.999V [1]

在这里插入图片描述

当S1 S2均闭合[1 1]时,输出OUT电压值为5.392mV [0]

在这里插入图片描述

评论 1
添加红包

请填写红包祝福语或标题

红包个数最小为10个

红包金额最低5元

当前余额3.43前往充值 >
需支付:10.00
成就一亿技术人!
领取后你会自动成为博主和红包主的粉丝 规则
hope_wisdom
发出的红包
实付
使用余额支付
点击重新获取
扫码支付
钱包余额 0

抵扣说明:

1.余额是钱包充值的虚拟货币,按照1:1的比例进行支付金额的抵扣。
2.余额无法直接购买下载,可以购买VIP、付费专栏及课程。

余额充值