- Vivado中MIG ip核的生成流程
- Vivado中MIG ip核的各个接口介绍
Vivado MIG ip核使用教程(三)
- DDR3读写控制器
在本章中,我们对DDR3进行先写入再读出的操作,使用状态机来控制对DDR3的访问,并介绍DDR3读写控制器的编写思路。
状态机状态:IDLE、WR、WAIT、RD。
1 DDR3使能信号
- app_en信号是DDR3的使能信号,我们要使用DDR3,首先要对DDR3进行使能,也就是拉高app_en信号
- app_en信号不需要一直拉高,只有我们需要对存储器进行访问的时候才拉高即可。那什么时候是我们对存储器进行访问的时候?那就是我们对DDR3进行读写操作的时候。
- 在写状态下,当DDR3准备好被写入时拉高app_en信号。在读状态下,当DDR3准备好被读出数据时拉高app_en信号。
assign app_en = (state == WR && app_rdy && app_wdf_rdy)||(state == RD && app_rdy))?1'b1:1'b0;
2 如何访问DDR3
访问DDR3也就是对DDR3进行读写操作,当我们需要向DDR3中写入/读出数据时,我们需要考虑以下问题:
- 读还是写?
- 现在可以读写DDR3吗?
- 访问DDR3的哪个地址?
- 如何告诉DDR3我现在正在写入数据?或什么时候读出的数据才是有效的?
2.1 读写控制端口
- 我们怎么告诉DDR3现在进行的是读操作还是写操作呢,答案就是app_cmd端口,我们通过app_cmd来控制对DDR3进行写操作还是读操作。
assign app_cmd = (state == WR)?1'b0:1'b1;
2.2 什么时候可以对DDR3进行读写操作?
- 当我们想要对DDR3进行读写操作时,我们不一定可以立即进行读写操作,我们需要先知道DDR3现在是否准备好被写入或者被读出。
- 那么如何知道当下是否可以对DDR3进行读写访问呢?MIG ip核输出了相关的rdy信号,也就是准备好信号,我们根据这些rdy信号来判断当下是否可以对DDR3进行访问。
- 这些rdy信号共有2个,它们是app_rdy、app_wdf_rdy。
问题 | 信号 |
---|---|
DDR3现在是否准备好被写入数据? | app_rdy && app_wdf_rdy |
DDR3现在是否准备好读出数据? | app_rdy |
2.3 访问DDR3的哪个地址?
当我们要向DDR3中写入数据或者从DDR3中读出数据时,我们需要知道,向哪个地址写入数据?从哪个地址读出数据?
通过app_addr端口,我们可以控制读写的地址。
always@(posedge clk)
case(state)
IDLE:
app_addr <= 0;
WR:
if(app_rdy && app_wdf_rdy && wr_addr_cnt == TEST_LENGTH - 1)
app_addr <= 0;
else if(app_rdy && app_wdf_rdy)
app_addr <= app_addr + 8;
else
app_addr <= app_addr;
WAIT:
app_addr <= 0;
RD:
if(app_rdy && rd_addr_cnt == TEST_LENGTH - 1)
app_addr <= 0;
else if(app_rdy)
app_addr <= app_addr + 8;
else
app_addr <= app_addr;
default