0% found this document useful (0 votes)
113 views

Document Title: 315/433/868/915Mhz FSK/GFSK Transceiver

This document provides information on the A7108 315/433/868/915MHz FSK/GFSK transceiver chip, including: - An overview of its general description, applications, and main functions. - Details on its pin configurations, block diagram, and pin descriptions. - Specifications for its electrical characteristics, control registers, and SPI interface for register access. - Descriptions of settings for modulation, transmission power, frequency channels, and other parameters. It serves as a technical reference manual for using the A7108 transceiver chip in wireless communication applications operating between 2K to 250Kbps in the 315/433/868/915MHz bands.

Uploaded by

diegooliveiraEE
Copyright
© © All Rights Reserved
We take content rights seriously. If you suspect this is your content, claim it here.
Available Formats
Download as PDF, TXT or read online on Scribd
0% found this document useful (0 votes)
113 views

Document Title: 315/433/868/915Mhz FSK/GFSK Transceiver

This document provides information on the A7108 315/433/868/915MHz FSK/GFSK transceiver chip, including: - An overview of its general description, applications, and main functions. - Details on its pin configurations, block diagram, and pin descriptions. - Specifications for its electrical characteristics, control registers, and SPI interface for register access. - Descriptions of settings for modulation, transmission power, frequency channels, and other parameters. It serves as a technical reference manual for using the A7108 transceiver chip in wireless communication applications operating between 2K to 250Kbps in the 315/433/868/915MHz bands.

Uploaded by

diegooliveiraEE
Copyright
© © All Rights Reserved
We take content rights seriously. If you suspect this is your content, claim it here.
Available Formats
Download as PDF, TXT or read online on Scribd
You are on page 1/ 57

A7108

315/433/868/915MHz FSK/GFSK Transceiver

Document Title
高效能 315/433/868/915MHz FSK/GFSK 无线收发器,2K ~ 250Kbps 传输能力

Revision History
Rev. No. History Issue Date Remark
0.1 Initial issue Feb., 2011 Preliminary
0.2 Update technical data and add GFSK modulation. Apr., 2011
0.3 Add TX power setting and modify Figure 12.1 July, 2011

0.4 Modify GRS bit (00h), Figure 12.2 and tape reel information. July, 2011
Add Shenzhen office address.
0.5 Modify TX matching (L2) to reduce TX current for 868MHz. Sep., 2011
Add 315MHz RF data and schematic.
0.6 Modify description of Ch 12 and Ch 13. Correct Figure 12.1. Jan., 2012
Add section 19.5 (MD7108-A50)

Important Notice:
AMICCOM reserves the right to make changes to its products or to discontinue any integrated circuit product or service
without notice. AMICCOM integrated circuit products are not designed, intended, authorized, or warranted to be suitable
for use in life-support applications, devices or systems or other critical applications. Use of AMICCOM products in such
applications is understood to be fully at the risk of the customer.

Apr., 2011, Version 0.2


1 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

目录
1. 一 般描 述 ............................................................................................................................................................... 4
2. 一 般应 用 ............................................................................................................................................................... 4
3. 功 能 ...................................................................................................................................................................... 4
4. 脚 位配 置 ............................................................................................................................................................... 5
5. RF Ch i p 方 块图 .................................................................................................................................................. 6
6. 脚 位描 述 ............................................................................................................................................................... 6
7. 绝 对最 大值 ........................................................................................................................................................... 7
8. 电 器特 性 ............................................................................................................................................................... 8
9. 控 制缓 存器 ( Co n t r ol Reg i s t er ) ....................................................................................................................... 11
9 . 2 控 制 缓 存器 描 述 ......................................................................................................................................... 12
9 . 2 . 1 Sy st em c l o c k ( Ad d r es s : 0 0 h) ................................................................................................... 12
9 . 2 . 2 PL L I ( Ad d r es s : 0 1 h ) ................................................................................................................. 12
9 . 2 . 3 PL L I I ( Ad d r es s : 0 2 h ) ................................................................................................................ 13
9 . 2 . 4 PL L I II ( Ad dr es s : 0 3 h ) ............................................................................................................... 13
9 . 2 . 5 PL L I V ( Ad dr es s : 0 4 h ) ............................................................................................................... 13
9 . 2 . 6 Cr y s t al ( Ad d r es s : 0 5 h ) ............................................................................................................... 14
9 . 2 . 7 TX I ( Ad d r es s : 0 6 h ) Pa g e 0 ..................................................................................................... 15
9 . 2 . 7 . 1 W O R I ( Ad d r es s : 0 6 h ) Pa g e1 ............................................................................................... 15
9 . 2 . 7 . 2 W O R II ( Ad dr es s : 0 6 h ) Pa g e 2 ............................................................................................ 16
9 . 2 . 7 . 3 RF Cu r r en t ( Ad d r es s : 0 6 h) Pa g e 3 ..................................................................................... 16
9 . 2 . 7 . 4 Po wer Ma n a g e ( Ad d r es s : 0 6 h ) Pa g e 4 .............................................................................. 17
9 . 2 . 7 . 5 AG C RSSI Th r es h o l d ( Ad d r es s : 0 6 h ) Pa ge 5 .................................................................. 17
9 . 2 . 7 . 6 AG C Co n t r ol ( Ad d r es s : 0 6 h ) Pa g e 6 .................................................................................. 17
9 . 2 . 7 . 7 AG C Co n t r ol II ( Ad d r es s : 0 6 h) Pa g e 7 .............................................................................. 18
9 . 2 . 7 . 8 G PI O ( Ad d r es s : 0 6 h) Pa g e 8 .............................................................................................. 18
9 . 2 . 7 . 9 CKO ( Ad d r es s : 0 6 h ) Pa g e 9 ................................................................................................. 20
9 . 2 . 7 . 1 0 VCO c ur r en t ( Ad d r es s : 0 6 h) Pa g e 1 0 .............................................................................. 21
9 . 2 . 7 . 1 1 Ch a n n el G r o u p ( I) ( Ad dr es s : 0 6 h ) Pa g e 1 1 ................................................................... 21
9 . 2 . 7 . 1 2 Ch a n n el G r o u p ( II ) ( Ad d r es s : 0 6 h ) Pa g e 1 2 .................................................................. 21
9 . 2 . 8 TX I I ( Ad d r es s : 0 7 h ) .................................................................................................................. 21
9 . 2 . 9 RX I ( Ad dr es s : 0 8 h ) ................................................................................................................... 22
9 . 2 . 1 0 RX I I ( Ad d r es s : 0 9 h )................................................................................................................ 23
9 . 2 . 1 1 ADC ( Ad d r es s : 0 Ah) ................................................................................................................ 23
9 . 2 . 1 2 FI FO ( Ad d r es s : 0 Bh ) ............................................................................................................... 24
9 . 2 . 1 3 Co d e ( Ad d r es s : 0 Ch ) ............................................................................................................... 24
9 . 2 . 1 4 Pi n Co n t r ol ( Ad d r es s : 0 Dh ) ................................................................................................... 25
9 . 2 . 1 5 Ca li b r at i o n ( Ad d r es s : 0 Eh ) .................................................................................................... 26
9 . 2 . 1 6 Mo d e c o n t r o l ( Ad d r es s : 0 Fh) ................................................................................................. 27
10. SPI 界 面 .......................................................................................................................................................... 28
1 0 . 1 SPI Form at ........................................................................................................................................... 28
10. 2 SPI 时 序 图 ............................................................................................................................................. 29
1 0 . 3 操 作控 制 缓存 器( Co n t r o l r eg i s t er )...................................................................................................... 29
10. 4 SPI 时 序特 性 ........................................................................................................................................ 29
1 0 . 5 重 置命 令/ Res et Com m a n d ................................................................................................................. 30
1 0 . 6 重 置 TX FI FO 指 标/ Res et TX FI FO Po i n t er ................................................................................... 30
1 0 . 7 重 置 RX FI FO 指 标/ Res et Rx FI FO Po i nt er ................................................................................... 30
1 0 . 8 读 写 I D 命 令 ........................................................................................................................................... 30
1 0 . 9 读 写 FI FO 命 令/ FI FO R/W Com m a n d ............................................................................................... 31
1 1 石 英 震荡 器 ( Cr y s t al O s c il l at o r ) .................................................................................................................... 32
1 1 . 1 使 用外 部 的石 英 震荡 器........................................................................................................................... 32
1 1 . 2 使 用外 部 的时 钟 ...................................................................................................................................... 32
12. 系统频率 ............................................................................................................................................................. 33
12.1 时 钟产 生 器................................................................................................................................................ 33
12.2 系统时锺与 中频 滤 波器 .............................................................................................................................. 33
12.3 设定说明-以 12.8MHz 石英震荡器与 10Kbps 传输速度为例 .......................................................................... 34
12.4 设定说明-使用 19.6608MHz 石英震荡器设定特别的传输速度为例 ................................................................. 35
1 3 . 收 发器 频 率....................................................................................................................................................... 36
1 4 . 状 态机 .............................................................................................................................................................. 37
1 4 . 1 Key St r o b e Co m m a n d s ...................................................................................................................... 37
1 4 . 2 FI FO m o d e ............................................................................................................................................ 37

Apr., 2011, Version 0.2


2 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver
1 4 . 3 Di r ec t m o d e .......................................................................................................................................... 39
1 5 . 校 正( Calibration)............................................................................................................................................... 41
1 5. 1 I F 校 正流 程 ............................................................................................................................................ 41
1 5 . 2 . V C O b a n d 校 正 流程 ............................................................................................................................ 41
1 6 . FI FO ( Fi r st I n Fir s t O ut ) ............................................................................................................................. 42
1 6 . 1 封 包格 式 ( Pa c k et Fo rm a t ) .................................................................................................................. 42
16.2 位串流流程(Bit Stream Process) .................................................................................................................. 42
1 6 . 3 传 输时 间 ( Tr a n sm i ss i o n Tim e) .......................................................................................................... 43
1 6 . 4 Us a g e o f TX a n d RX FI FO ................................................................................................................ 44
1 6 . 4 . 1 Ea s y FI FO Mo d e ....................................................................................................................... 44
1 7 . An a l o g Di g it a l Co n v er t er ........................................................................................................................... 46
1 7 . 1 温 度量 测 ................................................................................................................................................. 46
1 7 . 2 RSSI Mea s u r em en t ............................................................................................................................. 46
1 7 . 3 载 波侦 测 ( Car r i er d et ec t ) .................................................................................................................... 46
1 8 . 电 池电 压 侦测 ( Ba tt er y Det ec t ) ..................................................................................................................... 47
19. 应用线路(Application Circuit)................................................................................................................................ 48
19.1 MD7108-A90 (915MHz Band) ..................................................................................................................... 48
19.2 MD7108-A80 (868MHz Band) ..................................................................................................................... 48
19.3 MD7108-A40 (433MHz Band) ..................................................................................................................... 49
19.4 MD7108-A30 (315MHz Band) ..................................................................................................................... 49
19.5 MD7108-A50 (470MHz ~510MHz Band)...................................................................................................... 50
20. 缩写 .................................................................................................................................................................... 50
21. 订单(料号)信息 .................................................................................................................................................... 51
22. 包装信息 ............................................................................................................................................................. 52
23. 正印信息 ............................................................................................................................................................. 53
24.温度曲线(Reflow).................................................................................................................................................. 54
25. 卷带规格 ............................................................................................................................................................. 55
26 Product Status...................................................................................................................................................... 57

Apr., 2011, Version 0.2


3 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

1. 一般描述
A 7 1 0 8 是 适 用 于 3 1 5 / 4 3 3 / 4 7 0 / 5 1 0/ 8 6 8 / 9 1 5 M Hz I S M b a n d s 的 无 线 应 用, 并 拥 有 m o n o l i t h i c 中 频 架构 的
FSK/ G FSK 收 发 器 。此 外 它非 常 适合 4 7 0 M Hz ~ 5 1 0 MH z 中 国 的 无线 抄 表系 统与 8 6 8 M Hz 欧 洲 W ir el es s
Met er Bu s (W i r el es s M- Bu s ) 。

A 7 1 0 8 是 笙 科 电子 高 效能 S u b 1G H z 家 组 芯 片 中的 一员 。 它是 低 功耗 的 解 决方 案 ,另 外 也提 供 先进 的 无线
功 能 , 例 如 可 程 序 化 功 率 放 大 器 , 其 最 大 功 率 可 到 19 d Bm , 与 低 噪 声 高 灵 敏 度 的 接 收 器 (- 11 5 d Bm @
1 0 K b p s , - 111 d Bm @ 5 0 K b p s , 4 3 3 M Hz b a n d ) 。 综合 以 上 的功 能 ,A 7 1 0 8 不 需 外 加 L N A 与 P A 就 可 适用
于 长 距 离应 用 。

A 7 1 0 8 的 传 输 速度 是 可程 序 化的 ,从 2 K 到 2 5 0 K b ps 可 满 足 不同 的 系统 需 求。 对 于电 池 供电 的 系统 A 7 1 0 8
有 快 速 的换 频 机制 ( 3 5 u s @ P L L s et t i n g t i m e) , Xta l set t i n g t im e( 50 0 us ) 与内 建 稳压 器 s et t i n g t im e( 4 5 0
u s ) 。 这 些功 能 均可 减 少平 均 电源 功 耗。

A 7 1 0 8 分 别 在 TX/ RX 都 有 6 4 - b y t e s 的 FI FO , 可 供 接 收 与 发 射 数 据 。 在 封 包 处 里 的 功 能 上 , 支 持 CRC , 可 用
于 错 误 侦 测 ; FEC 可 提 供 每 个 wo rd 的 1 - bi t 错 误 更 正 ; RSSI 可 用 于 通 道 干 净 评 估 ; 内 建 的 温 度 传 感 器 可 用 于
量 测 相 对温 度 ;W O R( wa ke o n RX) 支 持 周 期 性 的从 休眠 状 态 醒来 , 并进 入 接收 模 式。 使 用W O R功 能 , MCU
可 以 继 续 在 休 眠模 式 , 而 A 7 1 0 8 就 可 以接 收 到 封包 ; D a ta w h i t en i n g 用 于 资 料 加 密/ 解 密 。 全部 的 功 能 都被 整
合 在 Q FN 4 X4 2 0脚 位的 小 包装 内 。

附 加 的 功 能 可 以 简 化 系 统 设 计 与 降 低 成 本 , 这 些 功 能 如 内 建 稳 压 器 , 低 电 压 侦 测 , 曼 彻 思 特 编 码 ( M a n c h es t er
en c o d i n g ) , 载 波 侦 测 , p r e am b l e 侦 测 , FI F O m o d e 的 框 架 同 步 , 自 动 频 率 捕 偿 ( A u t o F r eq u en c y
c om p en s a t i o n ) , 自动 校 正 ( VCO , I F Fi lt er ) , 可 程 序化 I F 过 滤器 , 支持 多种 X ta l 频 率 ,内 建 X ta l 补偿 电
容 , 与 MCU 共 享频 率 。使 用像 A 7 1 0 8 这 样的 高 效能与 高 度 整合 芯 片, 在 I S M b a n d s 的 产品 可 以降 低 整体
的成本。

2. 一般应用
n I S M b a n d 无 线 数 据通 讯 n W ir el es s M- Bu s
n 智 能 摇 控器 n 家 庭 自 动化
n RKE ( Rem o t e Key l es s En t ry ) n 自 动 抄 表系 统 ( A M R/ A u t o M et e r R e a d i n g )

3. 功能
n 小封装 (QFN 4X4, 20 pins).
n 可 使 用 的频 率 : 3 1 5 / 4 3 3/ 4 7 0 / 8 6 8 / 9 1 5 M Hz.
n FSK 与 G FSK 调 变
n 支 持 3 线 式或 4 线 式 SPI
n 深 度 休 眠电 流 ( 0 . 2 u A ).
n 休 眠 电 流 ( 2 u A) .
n TX 电 流 4 3 3 M Hz: 3 0 m A @ 1 0 d Bm , 7 0m A @ 1 7 d Bm .
n TX 电 流 8 6 8 M H z: 3 8 m A @ 9 d Bm , 5 5m A @ 1 3 d Bm .
n RX 电 流 ( AG C O ff ) 4 34 MHz: 1 3. 5 m A 与 8 6 8 M H z: 1 4 . 5 m A.
n 内 建 电 压稳 压 器, 输 入电 压 2 . 0 ~ 3 . 6 V.
n 可 程 序 化传 输 速度 , 可 从 2 K b ps 到 2 5 0 K b ps .
n 分 别 在 TX/ RX有 实体 的 6 4 b yt es FI FO
n 使 用 FI FO 延 伸功 能 最多 可 到 2 5 6 b y t e s .
n 高 接 收 灵敏 度 ( 以 4 3 3. 9 2 M H z 为 例 )
u - 11 7 d B m 当传 输 速度 为 2 K b ps
u - 11 4 d B m 当 传 输速 度 为 1 0 K b ps
u - 11 0 d B m 当 传 输速 度 为 5 0 K b ps
u - 1 0 7 d B m 当 传 输速 度 为 1 0 0 K b ps
u - 1 0 6 d B m 当 传 输速 度 为 1 5 0 K b ps
u - 1 0 3 d B m 当 传 输速 度 为 2 5 0 K b ps
n 快 速 换 频设 计 ( 35 u s @ P LL s et t li n g t im e).

Apr., 2011, Version 0.2


4 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver
n 内 建 宽 范围 的 VCO 与 F r a c t i o n al - N P L L 合成 器 .
n 内 建 低 功 耗 RC 震 荡 器, 用 于 W OR (W ak e o n RX) 功能 , 可 降低 功 耗
n 内 建 频 率自 动 补偿 ( A F C / A ut o F r eq u en c y C o m p en s a t i o n ) ,可 补 偿因 温 度所 造 成频 率 的飘 移
n 支 持 多 种频 率 的石 英 震荡 器 ( 12 , 8 / 1 6 / 1 8 MHz) .
n 内 建 9- bi t ADC 与 接 收 讯号 强 度指 针 ( R S S I / R ec ei v ed S i g n a l St r en g t h I n d i c a t o r ) .
n 可 程 序 化的 中 频滤 波 器频 宽 ( 5 0 K / 1 0 0 K / 1 5 0 K H z / 2 5 0 K Hz)
n 可 程 序 化的 载 波灵 敏 指标
n 可 输 出 框架 同 步讯 号
n F E C / M a n c h es t er / d a t a w h i t en i n g /封 包 错误 过 滤器 CRC- 16 ( CRC- CCI TT) .

4. 脚位配置

图 4 . 1 Q FN4 x4 包 装 上视 图

Apr., 2011, Version 0.2


5 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

5. RF Chip 方块图

图 5 . 1 系 统方 块 图

6. 脚位描述
No t e: I (i n pu t ), O ( o ut p ut ), G (G r ou nd ).

Pin No. Sym bol I /O Funct i on Descri ption


I : ADC 输 入 。
1 BP_RSSI I /O
O : RSSI . 连 接旁 路 电容 。
2 RFI I RF 输 入 , 连接 匹 配电 路。
3 RFO O RF 输 出 , 连接 匹 配电 路 ( 建议 由 VDD 直 接 供 电 ) 。
4 G ND G 接地。
5 VDD_VCO I VCO 电 源 输 入。
6 CP O C h a r g e- p u m p 输 出 , 连 接 到 l o o p f i l t er 。
7 GND_PLL I PLL 接 地电 源 输入 。
8 VDD_PLL I PLL 电 源 输 入 。
9 XO O X ta l 输 出 , 连 接 t a n k 电容 。
10 XI I X ta l 输 入 , 连 接 t a n k 电容 。
11 VDD_D O 数 字 电 源输 出 ,须 连 接旁 路 电容 。
12 SCS DI SPI 致 能选 择 。
13 SCK DI SPI 频 率输 入 。
14 SDI O DI / O SPI 资 料脚 位 。
15 G IO 1 DI / O 多 功 能 IO 1 或 4 线 式 SPI 数据 输 出。
16 G IO 2 DI / O 多 功 能 IO 2 或 4 线 式 SPI 数据 输 出。
17 CKO DO 多 功 能 频率 输 出。
18 REG I I 内 建 稳 压器 电 源输 入 ,连 接 到外 部 电源 。
19 BP_BG O B a n d - g a p 旁 路 输出 ,连 接 到旁 路 电容 。

Apr., 2011, Version 0.2


6 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

20 VDD_A O 模 拟 电 源输 出 ,须 连 接到 旁 路电 容 。
Back side
G 接 地 。 I C 背 面 须 连 接 到 PCB 的 地 , 会 影 响 RF 效 能 。
p l at e

7. 绝对最大值

Param eter Wit h resp ect t o Rat i n g Un i t


供 应 电 源范 围 ( VDD) G ND - 0. 3 ~ 3. 6 V
数 字 I O 脚 位电 压 范围 G ND - 0. 3 ~ VDD+0 . 3 V
模 拟 较 位电 压 范围 G ND - 0. 3 ~ 2. 1 V
最 大 可 输 入 RF 准 位 10 dBm
储 存 温 度范 围 -55 ~ 125 °C
静 电 保 护等 级 HBM ± 2K V
MM* ± 100 V
* St r es s e s a b o v e t h os e l i s t e d u n d e r “ A b s o l u t e M a x i m u m R a t i n g ” m a y c a u s e p e r m a n e n t d a m a g e t o t h e
d e v i c e . T h es e a r e s t r e s s r a t i n g s o n l y ; f u n c t i o n a l o p e r a t i o n of t h e d e v i c e a t t h e s e o r a n y o t h e r c o n d i t i o n s
a b o v e t h os e i n d i c a t e d i n t h e o p e r a t i o n a l s ec t i o n s of t h i s s p e c i f i c a t i o n i s n o t i m p l i e d . E x p o s u r e t o
a b s o l u t e - m a x i m u m - r a t e d c o n d i t i o n s f or e x t e n d e d p e r i o d s m a y af f ec t d e v i c e r e l i a b i l i t y.

* D e v i c e i s E S D s e n s i t i v e . U s e a p p r o p r i a t e E S D p r e c a u t i o n s . H B M ( H u m a n B o d y M o d e ) i s t es t e d u n d e r
M I L - S T D - 8 8 3 F M e t h o d 3 0 1 5 . 7 . M M ( M ac h i n e M o d e ) i s t es t e d u n d e r J E D E C E I A / J E S D 2 2 - A 11 5 - A .
*D evic e is Mois tu r e S ens it ivit y L evel I II ( MS L 3) .
* R F I p i n i s M M ± 7 5 V.

Apr., 2011, Version 0.2


7 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

8. 电器特性
( Ta = 2 5 ℃ , V D D = 3 . 3 V , F X T A L = 1 2 . 8 M H z , F S K m o d u l a t i o n w i t h M a t c h i n g c i r c u i t a n d l o w / h i g h p as s f i l t e r, O n
C h ip R e g u l a t o r = 1 . 8 V , R F O i s p o w e r e d b y V D D = 3 . 3 V , u n l e s s o t h e r w i s e n o t e d . )
Parameter Description Min. Typ. Max. Unit
General
Operating Temperature -40 85 °C
Supply Voltage 2.0 3.3 3.6 V
Current Consumption Deep Sleep Mode 0.2 uA
(no register retention) 1
Sleep Mode 1 2 uA
Idle Mode(Xtal off) 0.25 mA
Standby Mode(Xtal on) 1.5 mA
Current Consumption PLL mode 8.5 mA
433MHz band
RX mode (AGC Off) 13.5 mA
RX mode (AGC On) 14.5 mA
TX -12dBm (TBG=0, TDC=0, PAC=0) 16 mA
TX 1dBm (TBG=1, TDC=0, PAC=0) 20 mA
TX 5dBm (TBG=2, TDC=0, PAC=0) 22 mA
TX 10dBm (TBG=3, TDC=0, PAC=0) 30 mA
TX 13dBm (TBG=4, TDC=0, PAC=0) 39 mA
TX 15dBm (TBG=5, TDC=0, PAC=0) 48 mA
TX 16dBm (TBG=6, TDC=0, PAC=0) 55 mA
TX 17dBm (TBG=7, TDC=2, PAC=1) 70 mA
TX 17.5dBm (TBG=7, TDC=3, PAC=3) 78 mA
Current Consumption TX 20dBm (TBG=7, TDC=2, PAC=1) 70 mA
315MHz band Without LPF and HPF.
Current Consumption PLL mode 8.5 mA
868MHz band 14 mA
RX mode (AGC Off)
RX mode (AGC On) 15.5 mA
TX -16dBm (TBG=0, TDC=0, PAC=0) 16 mA
TX -2dBm (TBG=3, TDC=0, PAC=0) 20 mA
TX 2dBm (TBG=4, TDC=0, PAC=0) 23 mA
TX 6dBm (TBG=5, TDC=0, PAC=0) 29 mA
TX 10dBm (TBG=6, TDC=0, PAC=0) 37 mA
TX 12dBm (TBG=7, TDC=0, PAC=0) 45 mA
TX 13dBm (TBG=6, TDC=1, PAC=0) 52 mA
TX 15dBm (TBG=7, TDC=1, PAC=0) 60 mA
TX 16dBm (TBG=7, TDC=2, PAC=0) 70 mA
TX 17dBm (TBG=7, TDC=3, PAC=0) 75 mA
TX 18dBm (TBG=7, TDC=2, PAC=3) 93 mA
Phase Locked Loop
X’TAL Settling Time 2 Idle to standby, 49US type 0.5 ms
X’TAL frequency General case 12.8/16 MHz
Data rate = 250Kbps 16 MHz
Data rate = 32.768K or 16.384Kbps 12.582912 MHz
Data rate = 38.4Kbps 19.6608 MHz
X’TAL ESR 100 Ohm

Apr., 2011, Version 0.2


8 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

X’TAL Capacitor Load (Cload) Recommended 20 pF


433MHz PLL Phase noise PN @100k offset 90 dBc/Hz
(loop component: PN @1M offset 110 dBc/Hz
R1=820,C1=33nF,C2=2.2nF)
PN @10M offset 130 dBc/Hz
868MHz PLL Phase noise PN @100k offset 85 dBc/Hz
(loop component: PN @1M offset 105 dBc/Hz
R1=560,C1=47nF,C2=3.3nF)
PN @10M offset 125 dBc/Hz
PLL Settling Time @settle to 25kHz Standby to PLL 35 us
Reference spur 80 dBc
Transmitter
TX Power Range 433MHz (excluding LPF and HPF) -12 13 20 dB
868MHz (excluding LPF and HPF) -16 12 20 dB
TX Settling Time PLL to TX 30 ms
TX Spurious Emission f < 1GHz (RBW =100kHz) -36 dBm
1. Pout = 12 dBm 47MHz< f <74MHz -54 dBm
2. With LPF and HPF 87.5MHz< f <118MHz
174MHz< f <230MHz
470MHz< f <862MHz
(RBW =100kHz)
Above 1GHz (RBW = 1MHz) -30 dBm
2nd Harmonic -30 dBm
3rd Harmonic -30 dBm
Receiver
IF Frequency 50K Mode 100
100K Mode 200 KHz
150K Mode 300
250K Mode 500
IF Filter Bandwidth 50K Mode (10 ppm Xtal needed) 50
100K Mode 100 KHz
150K Mode 150
250K Mode 250
315MHz RX Sensitivity 3 50kbps (Fdev = 18.75KHz) -111
@BER=0.1% high gain mode 100kbps (Fdev = 37.5KHz) -108 dBm
150kbps (Fdev = 56.25KHz) -107
250kbps (Fdev = 93.75KHz),16MHz Xtal -104
480MHz RX Sensitivity 3 10kbps (FSK) -115
@BER=0.1% high gain mode (IFBW = 50KHz, Fdev = 25KHz) dBm
10kbps (GFSK) -114
(IFBW = 50KHz, Fdev = 25KHz)
433MHz RX Sensitivity 3 2kbps (IFBW = 50KHz, Fdev = 8KHz) -117 dBm
@BER=0.1% high gain mode 2kbps (IFBW = 100KHz, Fdev = 8KHz) - 114 dBm
10kbps (IFBW = 50KHz, Fdev = 18.75KHz) -114 dBm
10kbps (IFBW = 100KHz, Fdev = 37.5KHz) -112 dBm
50kbps (Fdev = 18.75KHz) -110
100kbps (Fdev = 37.5KHz) -107 dBm
150kbps (Fdev = 56.25KHz) -106
250kbps (Fdev = 93.75KHz) ,16MHz Xtal -103
868MHz RX Sensitivity 3 2kbps (IFBW = 50KHz, Fdev = 8KHz) -114 dBm
@BER=0.1% high gain mode 2kbps (IFBW = 100KHz, Fdev = 8KHz) -109 dBm
10kbps (IFBW = 50KHz, Fdev = 18.75KHz) -110 dBm
10kbps (IFBW = 100KHz, Fdev = 37.5KHz) -111 dBm
50kbps (Fdev = 18.75KHz) -106
100kbps (Fdev = 37.5KHz) -103 dBm

Apr., 2011, Version 0.2


9 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

150kbps (Fdev = 56.25KHz) -102


250kbps (Fdev = 93.75KHz),16MHz Xtal -100
915MHz RX Sensitivity 3 50kbps (Fdev = 18.75KHz) -105
@BER=0.1% high gain mode 100kbps (Fdev = 37.5KHz) -101 dBm
150kbps (Fdev = 56.25KHz) -100
250kbps (Fdev = 93.75KHz),16MHz Xtal -97
Image rejection 20 dB
Interference Co-channel -14 dB
(868.3MHz, 100Kbps) ACR1 (C/Ich1) 21 dB
ACR2 (C/Ich2) 37 dB
Offset ± 10MHz 50 dB
RX Spurious 25MHz ~ 1GHz -57 dBm
Above 1GHz -47 dBm
RSSI Range AGC on -110 -30 dBm
Max Operation Input Power @ RF input (BER = 0.1%) 10 dBm
RX Settling Time PLL to RX 30 us
Standby to RX 250 us
Regulator
Regulator settling time Pin 19 connected to 1nF 450 ms
Band-gap reference voltage 1.2 V
Regulator output voltage 1.8 1.8 2.1 V
Digital IO DC characteristics
High Level Input Voltage (VIH) 0.8*VDD VDD V
Low Level Input Voltage (VIL) 0 0.2*VDD V
High Level Output Voltage (VOH) @IOH= -0.5mA VDD-0.4 VDD V
Low Level Output Voltage (VOL) @IOL= 0.5mA 0 0.4 V

N o t e 1 : W h en d i g i t al I /O p i n s a r e c o n fi g u r e d a s i n p u t , t h o s e p i n s s h al l N O T b e f l o at i n g b u t p ul l
ei t h e r h i g h o r l o w ( S C S s h al l b e p u l l ed h i g h o nl y ) ; o t h er w i s e, l ea k a g e c u r r e n t w i l l b e
i n d u c ed .
Note 2: Xtal settling time is depend on Xtal package type, Xtal ESR and Xtal Cm.
Note 3: Max Data rate= 50kbps @50K Mode, Max Data rate= 150kbps @150K Mode.

Apr., 2011, Version 0.2


10 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

9. 控制缓存器(Control Register)
A 7 1 0 8 总 共 有 2 8 x1 6 b i t s的控 制 缓存 器, 可 以经 由 3 线或 4 线 式 的 SPI来 读/ 写 这些 缓 存器 。 全部 的 控制 缓 存器
都 列 在 下表 。

9.1 控 制 缓 存 器 列 表

Add/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0
00h W SDR6 SDR5 SDR4 SDR3 SDR2 SDR1 SDR0 GRS GRC4 GRC3 GRC2 GRC1 GRC0 CSC2 CSC1 CSC0
Systemclock R SDR6 SDR5 SDR4 SDR3 SDR2 SDR1 SDR0 GRS GRC4 GRC3 GRC2 GRC1 GRC0 CSC2 CSC1 CSC0
01h
W RXCC RXCP1 RXCP0 MDIV RRC3 RRC2 RRC1 RRC0 IP7 IP6 IP5 IP4 IP3 IP2 IP1 IP0
PLL I
02h
W FP15 FP14 FP13 FP12 FP11 FP10 FP9 FP8 FP7 FP6 FP5 FP4 FP3 FP2 FP1 FP0
PLL II
03h W AFC MC14 MC13 MC12 MC11 MC10 MC9 MC8 MC7 MC6 MC5 MC4 MC34 MC24 MC1 MC0
PLL III R AFC MC14 MC13 MC12 MC11 MC10 MC9 MC8 MC7 MC6 MC5 MC4 MC34 MC24 MC1 MC0
04h
W ROSCS RSIS CKX2 MD1 PDL2 PDL1 PDL0 MD0 VCS1 VCS0 CPS CPC1 CPC0 SDPW NSDO EDI
PLL IV
05h
W PGAS3 PGAS2 PGAS1 PGAS0 -- CRCINV RTOE RTCI RTC1 RTC0 RTCE XCC XCP1 XCP0 CGS XS
Crystal
06h
W -- LODV1 LODV0 TME GS FDP2 FDP1 FDP0 FD7 FD6 FD5 FD4 FD3 FD2 FD1 FD0
PA0(TX I)
WOR_ WOR_ WOR_ WOR_ WOR_ WOR_ WOR_ WOR_ WOR_ WOR_ WOR_ WOR_ WOR_ WOR_ WOR_ WOR_
06h W
AC5 AC4 AC3 AC2 AC1 AC0 SL9 SL8 SL7 SL6 SL5 SL4 SL3 SL2 SL1 SL0
PA1(W ORI)
R -- -- -- -- -- -- -- -- VBD RCO6 RCO5 RCO4 RCO3 RCO2 RCO1 RCO0
RSSC RSSC RS RS RS
06h W HWCKS WN3 WN2 WN1 WN0 CALWR RCOSE TSEL TWSOE RCOT1 RCOT0
_D1 _D0 _DLY2 _DLY1 _DLY0
PA2(WOR2)
R -- -- -- -- -- -- -- -- -- -- CALWR -- -- -- -- --
06h W QCLIM RF23D1 RF23D0 PRRC1 PRRC0 PRIC1 PRIC0 RMP1 RMP0 TRT2 TRT1 TRT0 ASMV2 ASMV1 ASMV0 AMVS
PA3(RFI) R RHM7 RHM6 RHM5 RHM4 RHM3 RHM2 RHM1 RHM0 RLM7 RLM6 RLM5 RLM4 RLM3 RLM2 RLM1 RLM0
06h
W CST POWRS CELS STS LVR RGS RGC1 RGC0 SPSS RGV1 RGV0 QDS BVT2 BVT1 BVT0 BDS
PA4(PM)
06h
W IRTH7 IRTH6 IRTH5 IRTH4 IRTH3 IRTH2 IRTH1 IRTH0 IRTL7 IRTL6 IRTL5 IRTL4 IRTL3 IRTL2 IRTL1 IRTL0
PA5(RTH)
06h W -- VRSEL MS MSCL4 MSCL3 MSCL2 MSCL1 MSCL0 HDM AGCE MXD EXRSI LGM1 LGM0 MGM1 MGM0
PA6(AGC) R -- -- -- -- -- -- -- -- -- -- -- -- LGC1 LGC0 MGC1 MGC0
06h
W -- -- -- -- -- -- -- -- -- -- -- -- TXIB1 TXIB0 RSA1 RSA0
PA7(AGC2)
06h
W WRCKS MCNT1 MCNT0 DDPC GIO2S3 GIO2S2 GIO2S1 GIO2S0 G2I G2OE GIO1S3 GIO1S2 GIO1S1 GIO1S0 G1I G1OE
PA8(GPIO)
06h
W INTXC XCL4 XCL3 XCL2 XCL1 XCL0 WSEL2 WSEL1 WSEL0 CKOS3 CKOS2 CKOS1 CKOS0 CKOI CKOE SCT
PA9(CKO)
06h W -- -- -- -- -- -- -- -- -- -- -- VCOC3 VCOC2 VCOC1 VCOC0 MVCS
PA10(VCB) R -- -- -- -- -- -- -- -- -- -- -- VCCF VCB3 VCB2 VCB1 VCB0

06h W -- -- -- -- FPL3 FPL2 FPL1 FPL0 IPL7 IPL6 IPL5 IPL4 IPL3 IPL2 IPL1 IPL0
PA11(CHG1)
R -- -- -- -- FPL3 FPL2 FPL1 FPL0 IPL7 IPL6 IPL5 IPL4 IPL3 IPL2 IPL1 IPL0

06h W -- -- -- -- FPH3 FPH2 FPH1 FPH0 IPH7 IPH6 IPH5 IPH4 IPH3 IPH2 IPH1 IPH0
PA12(CHG2)
R -- -- -- -- FPH3 FPH2 FPH1 FPH0 IPH7 IPH6 IPH5 IPH4 IPH3 IPH2 IPH1 IPH0
07h W MCNTR DPR2 DPR1 DPR0 BT1 BT0 TDL1 TDL0 TXDI PAC1 PAC0 TDC1 TDC0 TBG2 TBG1 TBG0
TX II R ID15 ID14 ID13 ID12 ID11 ID10 ID09 ID8 ID7 ID6 ID5 ID4 ID3 ID2 ID1 ID0
08h
W ETH2 DMT MPL1 MPL0 SLF2 SLF1 SLF0 ETH1 ETH0 DMOS DMG1 DMG0 IFBW1 IFBW0 ULS HGM
RX I
09h W RXDI PMD1 PMD0 DCV7 DCV6 DCV5 DCV4 DCV3 DCV2 DCV1 DCV0 DCL2 DCL1 DCL0 DCM1 DCM0
RX II R -- -- -- -- -- -- -- ADCO8 ADCO7 ADCO6 ADCO5 ADCO4 ADCO3 ADCO2 ADCO1 ADCO0

0Ah W ARSSI RADC AVSEL1 AVSEL0 MVSEL1 MVSEL0 XADS CDM RTH7 RTH6 RTH5 RTH4 RTH3 RTH2 RTH1 RTH0
ADC R PWR XEM PLLEM TRSM TREM -- ADC7 ADC6 ADC5 ADC4 ADC3 ADC2 ADC1 ADC0
0Bh
W FPM1 FPM0 PSA5 PSA4 PSA3 PSA2 PSA1 PSA0 FEP7 FEP6 FEP5 FEP4 FEP3 FEP2 FEP1 FEP0
FIFO
0Ch
W ERSSM IDL1 WS6 WS5 WS4 WS3 WS2 WS1 WS0 MCS WHTS FECS CRCS IDL0 PML1 PML0
Code
0Dh
W RFT2 RFT1 RFT0 PRS SCMDS PCS1 PCS0 IRQI IRQ1 IRQ0 IRQE CKOI CKO1 CKO0 CKOE SCKI
Pin control
0Eh W MSCRC VTL2 VTL1 VTL0 VTH2 VTH1 VTH0 MVBS MVB2 MVB1 MVB0 MFBS MFB3 MFB2 MFB1 MFB0
Calibration R FCD4 FCD3 FCD2 FCD1 FCD0 DVT1 DVT0 VBCF VB2 VB1 VB0 FBCF FB3 FB2 FB1 FB0

Apr., 2011, Version 0.2


11 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

0Fh W DFCD VBS SWT RSSC VCC -- WORE FMT FMS CER PLLE TRSR TRER VBC FBC ADCM
Modecontrol
R -- -- -- RSSC VCC FECF CRCF FMT FMS CER PLLE TRSR TRER VBC FBC ADCM
L eg en d : - - = u nim pl em en t ed

9.2 控制缓存器描述

9. 2. 1 System cl o ck ( Ad d ress: 0 0h )
Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0
00h W SDR6 SDR5 SDR4 SDR3 SDR2 SDR1 SDR0 GRS GRC4 GRC3 GRC2 GRC1 GRC0 CSC2 CSC1 CSC0
System clock R SDR6 SDR5 SDR4 SDR3 SDR2 SDR1 SDR0 GRS GRC4 GRC3 GRC2 GRC1 GRC0 CSC2 CSC1 CSC0
Reset 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0

SDR[6:0]: 传输速度除频器
1 f system
如 果 DMOS (08h) 设定为 0, Data rate = × ( 建议 使 用)
128 SDR[6 : 0] + 1
1 f CSCK
如 果 DMOS (08h) 设定为 1, Data rate = ×
64 SDR[6 : 0] + 1

GRS: Reference Clock Selection for the internal PLL CLK Generator.
[0]: PLL CLK Gen. = FCGRF x 48
[1]: PLL CLK Gen. = FCGRF x 32
FCGRF 是从以下的 GRC 除法器得到。

GRC[4:0]: Generation Reference Clock Divider.


从 内 部 的 C L K 产生 器 中, 设 定 G RC [ 4 : 0] 可将 石 英震荡 器 除 频以 得 到 PFD。
f xtal
fCGRF = = 8 0 0 k H z o r 1 . 2 M Hz
GRC[4 : 0] + 1

CSC[2:0]: System Clock Divider setting.


CSC is the clock divider of FMSCK to generate the wanted data clock and IF calibration clock
where FMSCK is either from Xtal itself (CGS = 0) or from the internal CLK Generator (CGS = 1).

CSC 是 FMSCK 的除频器,可 用 于产 生 传输 速 度与 I F 校正 时 钟 。当 CG S 设定 为 0, FMSCK 就可 从 X ta l 得到,若


CG S 设 定 为 1 , 就可 从 内 部 C L K 产 生 。
f MSCK
f CSCK =
CSC[2 : 0] + 1
FCSCK 应该设定越精准越好,否则 IF Filter 校正就会失败。

可 参 考 第 1 2 章 有更 详 细的 说 明。

9. 2. 2 PL L I ( Ad d ress: 01h )
Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0
01h
W RXCC RXCP1 RXCP0 MDIV RRC3 RRC2 RRC1 RRC0 IP7 IP6 IP5 IP4 IP3 IP2 IP1 IP0
PLL I
Reset 0 0 0 1 0 0 0 0 1 0 0 0 0 0 0 0

RXCC: 内部使用,建议 RXCC 设定为 [0]。


RXCP[1:0]:内部使用, 建议 RXCP 设定为[00]。
MDIV: RF 除法器范围设定。
[ 0 ] : I P[ 7: 0 ] 的 范 围 为 3 2 ~ 6 7.
[ 1 ] : I P[ 7: 0 ] 的 范 围 为 6 8 ~ 2 5 5 .
RRC[3:0]: RF PLL 参考计数器

Apr., 2011, Version 0.2


12 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver
RRC [3:0]可用于将石英震荡器除频以得到比较频率(fPFD)。
f xtal
f PFD = , 可 参 考 第 1 3 章有 更 详细 的 说明 。
RRC[3 : 0] + 1

IP[7:0]: LO 频率整数部分设定。
可 参 考 第 1 3 章 有更 详 细的 说 明。

9. 2. 3 PL L II (Add ress: 02h )


Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0
02h
W FP15 FP14 FP13 FP12 FP11 FP10 FP9 FP8 FP7 FP6 FP5 FP4 FP3 FP2 FP1 FP0
PLL II
Reset 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0

FP[15:0]: LO 频率小数部分设定。
1 FP[15 : 0]
f RF = f PFD × ( IP[7 : 0] + ) (unit: Hz)
n 216
公 式 中 的 f RF 是 RF 频 率 , n 是 VCO 除法器。
公 式 中 f PFD = f Xtal ¸ ( RRC[3 : 0] + 1) ,是 RF_PLL 的比较频率。
设定 MD = [01],则 n = 2,是使用 868M / 915MHz band
设定 MD = [10] ,则 n =4,是使用 433M / 510MHz band
设定 MD = [11] ,则 n =6, 315MHz band

注意 1: MD[1:0] 位于地址 04h [Bit12, Bit8].


注意 2: 请参考参考第 13 章有更详细的说明。

9. 2. 4 P L L I I I ( Ad d ress: 0 3h )
Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0
03h W AFC MC14 MC13 MC12 MC11 MC10 MC9 MC8 MC7 MC6 MC5 MC4 MC34 MC24 MC1 MC0
PLL III R AFC MC14 MC13 MC12 MC11 MC10 MC9 MC8 MC7 MC6 MC5 MC4 MC34 MC24 MC1 MC0
Reset 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0

AFC: 自动频率补偿设定。建议 AFC 设定为 [1].


[0]: 手动
[1]: 自动
MC[14:0]: PLL 小数部份补偿值。
[W r it e] : 当 AFC 为 [ 0 ] 时, 手 动设 定 L O 小 数的 补 偿值。
[ R ea d ] : 当 AFC 为 [ 1 ] 时 , 频率 的 位移 。

9. 2. 5 PL L IV (Add ress: 04h )


Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0
04h
W ROSCS RSIS CKX2 MD1 PDL2 PDL1 PDL0 MD0 VCS1 VCS0 CPS CPC1 CPC0 SDPW NSDO EDI
PLL IV
Reset 0 0 0 0 0 1 1 0 0 0 1 0 1 0 0 0

ROSCS: WOR (Wake-On-RX) 功能的 RC 震荡器设定。


[ 0 ] : 单 一 模式
[ 1 ] : di ff er en t i al 模 示
RSIS: 保留内部使用。RSIS 应该设定为 [0]。
CKX2: 保留内部使用。 CKX2 应该设定为 [0]。
MD[1:0]: [MD1, MD0] = [Bit12, Bit8] 。
收 发 器 传输 频 段设 定
[ 0 0] : 将 RF 设 定 在 8 0 0 M Hz 与 9 1 5 M H z。
[ 0 1] : 将 RF 设 定 在 8 0 0 M Hz 与 9 1 5 M H z。

Apr., 2011, Version 0.2


13 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

[ 1 0] : 将 RF 设 定 在 4 3 3 M Hz B a n d 与 5 1 0 M H z。
[ 11 ] : 将 RF 设 定 在 3 1 5 M Hz B a n d。
注意: MD[1:0] 是被用于缓存器(02h)的公式与(06h, page0)的 Fdev.
PDL[2:0]: PLL Settling Delay Time 设定。 建议 PDL [2:0] 设定为 [011],则为 80 us。

PDL [2:0] PLL Delay Timer Note


000 20 us
001 40 us
010 60 us
011 80 us 建议值
100 100 us
101 120 us
110 140 us
111 160 us

VCS[1:0]: VCO Current setting. 建议 VCS [1:0] 设定为 [01] 。


CPS: Charge Pump tri-state setting. 建议 CPS 设定为 [1] 。
[ 0 ] : Tr i- sta t e。
[ 1 ] : N or m al o p er a t i o n。
CPC[1:0]: Charge Pump Current setting. 建议 CPC 设定为 [01] 。
[ 0 0] : 0. 5m A. [ 0 1] : 1m A. [ 1 0 ] : 1. 5m A. [ 11] : 2m A.
SDPW: Pulse Width of sigma-delta modulator。 SDPW 必须设定为 [1]。
NSDO: Mash sigma delta order setting.。建议 NSDO 设定为 [0] 。
[ 0 ] : or d e r 2 . [ 1 ] : o r d e r 3 .
EDI: Dither Noise setting。 建议 EDI 设定为 [0]。
[ 0 ] : 关 闭. [ 1] : 启 动 .

9. 2. 6Cry stal ( Ad d ress: 05h )


Bit
Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1
0
05h
W PGAS3 PGAS2 PGAS1 PGAS0 -- CRCINV RTOE RTCI RTC1 RTC0 RTCE XCC XCP1 XCP0 CGS XS
Crystal
Reset 0 0 0 0 0 0 0 0 0 0 0 1 1 0 0 0

PGAS[3:0]: 为(0x06)缓存器设定页面。
CRCE: CRC Mode 设定。
[ 0 ] : CRC- CCI TT (X 1 6 + X 1 2 + X 5 + 1 ) . [ 1]: 保留 给 内部 使 用 .
CRCINV: CRC Inverted Select.
[ 0 ] : 关 闭. [ 1] : 启 动
RTOE: 保留给内部使用。 必须设定为 [0].
RTCI: 保留给内部使用。必须设定为[0].
RTC[1:0]: 保留给内部使用。必须设定为[00].
RTCE: 保留给内部使用。必须设定为[0].
XCC: Crystal Current setting. 建议 XCC 设定为[0].
[ 0 ] : 低 电 流 [ 1 ] : 高 电流
XCP[1:0]: Crystal Regulating Couple setting. 建议 XCP 设定为[00].
CGS: Clock Generation Selection.
[ 0 ] : 关 闭 ,主 要 的时 钟 与 F m s c k 是 从 X ta l 得 到。
[ 1 ] : 启 动 ,主 要 的时 钟 与 F m s c k 是 从 内部 时钟 产 生器 得到 , 请参考参考第 12 章有更详细的说明。
XS: Crystal Oscillator Selection. 建议 XS 设定为 [1].
[ 0 ] : 关 闭 , 从 XI 脚 位 获得 外 部的 时 钟。

Apr., 2011, Version 0.2


14 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver
[ 1 ] : 启动 , 从 XI 与 XO 获 的 X ta l。

9. 2. 7 T X I ( Ad d ress: 06h ) P ag e 0
Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0
06h
W LODV1 LODV0 TME GS FDP2 FDP1 FDP0 FD7 FD6 FD5 FD4 FD3 FD2 FD1 FD0
TX I
Reset 0 0 1 0 1 0 1 0 1 0 0 0 0 0 0

LODV [1:0]: 保留给内部使用。 必须设定为 [01]。


TME: TX Modulation 设定。
[ 0 ] : 关 闭 ( Tes t Mo de) .
[ 1 ] : 启 动 ( N o r m a l M o d e) .
不 论 在 F I FO m o d e 或 D i r ec t m o d e, TME 都 必 须 设 定 为 [ 1 ] , 则 TX 的 调 变就 会 在 PDL 与 TDL 的 延 迟 后 自
动 地 启 动。
GS: Gaussian Filter Selection.
[ 0 ] : 关 闭. [ 1] : 启 动 .
FDP[2:0]: Frequency Deviation Exponential Coefficient setting.
FD[7:0]: Frequency Deviation setting.
不论高斯滤波器启动与否 (GS =1 或 0):
1 2 FDP[ 2:0]
f dev = × f PFD × FD[7 : 0] × (unit: Hz)
n 219
公式中 f PFD = f Xtal ¸ ( RRC[3 : 0] + 1) ,是 RF_PLL 比较频率。.

当 868 / 915MHz 时,MD 设定为 [01],n 为 2


当 433M / 510MHz 时,MD 设定为 [10],n 为 4
当 315MHz 时,MD 设定为 [11],n 为 6
注意 1: MD[1:0] 在地址 04h 的缓存器的[Bit12, Bit8].
注意 2: 请参考第 13 章,有更详细的说明。

9. 2. 7. 1 WOR I (Add res s: 06h ) P ag e1

Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8

06h W WOR_AC5 WOR_AC4 WOR_AC3 WOR_AC2 WOR_AC1 WOR_AC0 WOR_SL9 WOR_SL8


WOR I R
Reset 0 0 0 0 0 0 0 0
Address/Name R/W Bit7 Bit6 Bit5 Bit4 Bit3 Bit2 Bit 1 Bit 0
06h
W WOR_SL7 WOR_SL6 WOR_SL5 WOR_SL4 WOR_SL3 WOR_SL2 WOR_SL1 WOR_SL0
WOR I
R VBD RCOC6 RCOC5 RCOC4 RCOC3 RCOC2 RCOC1 RCOC0
Reset 0 0 0 0 0 0 0 0

WAC [5:0]: 6-bits WOR Active Period.


WSL [9:0]: 10-bits WOR Sleep Period.

W OR Act ive Per iod = (W AC[5: 0] +1) x ( 1/4092), ( 244us ~ 15. 6ms ).
W O R S l e e p P e r i o d = (W S L [ 9 : 0 ] + 1 ) x ( 1 / 4 0 9 2 ) , ( 7 . 8 m s ~ 7 . 9 9 s ) .

Apr., 2011, Version 0.2


15 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

X ta l O s c.

R C O sc.

S ta rt W O R RX
G IO 1 P in
s le e p s le e p
(W T R )
W O R_S L W O R_AC W O R _S L

VBD: 电池侦测旗标 (只读)。


[ 0 ] : 电 力 即将 用 尽。
[ 1 ] : 电 池 仍有 电 。
RCOC[6:0]: RC Oscillator Calibration value (只读).
9. 2. 7. 2 WO R I I ( Ad d ress : 06h ) Pag e 2
Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0
RSSC RSSC
06h W RSDLY2 RSDLY1 RSDLY0 HWCKS WN3 WN2 WN1 WN0 CALWR RCOSE TSEL TWSOE RCOT1 RCOT0
_D1 _D0
WOR II CALWR
Reset 0 0 0 0 1 0 0 0 0 0 0 1 0 1 0 0

RSSC_D [1:0]: RSSI calibration Delay setting. 建议 RSSC_D 设定为 [00].


[ 0 0 ] : 1 0 u s . [ 0 1 ] : 2 0 u s . [ 1 0 ] : 3 0 u s . [ 11 ] : 4 0 u s .

RS_DLY [2:0]: RSSI Measurement Delay while in RX mode. 建议 RS_DLY 设定为 [000].
[ 0 0 0 ] : 1 0 u s . [ 0 0 1 ] : 2 0 u s . [ 0 1 0 ] : 3 0 u s . [ 0 11 ] : 4 0 u s . [ 1 0 0] : 5 0 u s . [ 1 0 1 ] : 6 0 u s . [ 11 0 ] : 7 0 u s . [ 111 ] :
80us.
HWCKS: WOR Clock Select.
[0] : 4.096KHz [1] : 2. 048KHz.
WN[3:0]: The number of RX wake up times.
W ak e u p t i m e s = ( W N [ 3 : 0 ] + 1 ) .
CALWR: WOR Calibration Flag.
[ 0 ] : pas s. [ 1] : f ail .
RCOSC_E: RC Oscillator for WOR.
[0] : 关 闭. [ 1] : 启 动.

TSEL: TWOR Duty select.


[0]: Use WOR_AC [5:0]. (WOR_AC 在地址 06h 缓存器的 page 1)
[1]: Use WOR_SL [9:0]. (WOR_SL 在地址 06h 缓存器的 page 1)
TWSOE: Wake up MCU Mode select.
[ 0 ] : W O R m o d e . 当 收 到 I D c o d e w or d 时 唤 醒 M C U 。
[ 1 ] : TW O R m o d e . 使 用 TW O R t i m e r 唤 醒 M C U 。

RCOT [1:0]: RC Oscillator current setting. 建议 RCOT 设定为 [00].

9. 2. 7. 3 RF Cu rren t ( Ad d ress: 0 6h ) P ag e 3
Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0

06h W QCLIM RF23D1 RF23D0 PRRC1 PRRC0 PRIC1 PRIC0 RAMP1 RAMP0 TRT2 TRT1 TRT0 ASMV2 ASMV1 ASMV0 AMVS
RFI R RHM7 RHM6 RHM5 RHM4 RHM3 RHM2 RHM1 RHM0 RLM7 RLM6 RLM5 RLM4 RLM3 RLM2 RLM1 RLM0
Reset 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0

QCLIM: 保留给内部使用。 必须设定为 [0]。


RF23D [1:0]: 保留给内部使用。必须设定为 [00].
PRIC [1:0]: 保留给内部使用。 必须设定为[00].
PRRC [1:0]: 保留给内部使用。RF divider by 2/3 current setting. 建议 PRRC 设定为 [00].
RMP [1:0]: PA Ramp up/down Timing Scale setting。 建议 RMP 设定为 [00].
[ 0 0] : 1. [ 0 1] : 2 . [ 1 0] : 4 . [ 11]: 8.
TRT [2:0]: TX Ramp down discharge current select。 建议 TRT 设定为[000].

Apr., 2011, Version 0.2


16 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver
AMSV [2:0]: TX Ramp up Timing Select。 建议 AMSV 设定为[111].
[ 0 0 0 ] : 2 u s, [ 0 0 1 ] : 4 u s . [ 0 1 0 ] : 6 u s . [ 0 11] : 8 u s. [ 10 0] : 1 0 u s, [ 1 01] : 1 2 u s. [ 11 0] : 1 4 u s . [ 111 ]: 1 6us.

Ac t ua l TX r am p up tim e = ASMV [ 2: 0] x RMP[ 1 : 0]


AMVS : PA Ramp Up 设定。 建议 AMVS 设定为 [1].
[ 0 ] : 关 闭. [ 1] : 启 动 .
RHM [7:0]: RSSI calibration high threshold level (只读).
RLM [7:0]: RSSI calibration low threshold (只读).

9. 2. 7. 4 Po w er Man ag e (Add res s: 06h ) P ag e 4


Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0
06h
W CST POWRS CELS STS LVR RGS RGC1 RGC0 SPSS RGV1 RGV0 QDS BVT2 BVT1 BVT0 BDS
PM
Reset - 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0

CST: DC average length selection. 必须设定为 [0].


[ 0 ] : D C a v er a g e l en g t h u n c h a n g ed . [ 1 ] : D C a v er a g e l en g t h h a l v es .
POWRS: 保留给内部使用。必须设定为 [0].
CELS: 保留给内部使用。必须设定为 [0].
STS: 保留给内部使用。必须设定为 [0].
LVR: 保留给内部使用。必须设定为 [1].
RGS: Low power Regulator Voltage select. 建议 RGS 设定为 [01].
[ 0 0] : 0 . [ 0 1 ] : 1 . [ 1 0 ] : 2 . [ 11]: 3 .
SPSS: 如果 WOR 是启动的,WOR 后回到的模式选择。建议 SPSS 设定为 [0].
[ 0 ] : St a n d b y m o d e. [ 1]: P L L m o d e.
RGV [1:0]: Regulator Voltage select. 建议 RGV 设定为 [11].
[ 0 0] : 2. 1 V. [ 0 1] : 2. 0 V. [ 1 0 ] : 1. 9 V. [ 11]: 1. 8 V.
QDS: VDD_A Quick Discharge select. 建议 QDS 设定为 [1].
[ 0 ] : Norm al . [ 1 ] : Q u i c k d i s c h ar g e.
BVT [2:0]: Battery Voltage Threshold select.
[ 0 0 0 ] : 2. 0 V. [ 0 01] : 2. 1 V. [ 0 1 0 ] : 2. 2 V. [ 0 11 ] : 2. 3 V. [ 1 0 0 ] : 2 . 4 V. [ 1 0 1 ] : 2 . 5 V. [ 11 0] : 2 . 6 V. [111 ] :
2 . 7 V.
BDS: Battery Detection selection.
[ 0 ] : 关闭 . [ 1 ] : 启 动.

9. 2. 7. 5 AG C RSS I T h resh o l d (Add ress: 06h ) P ag e 5


Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0
06h
W IRTH7 IRTH6 IRTH5 IRTH4 IRTH3 IRTH2 IRTH1 IRTH0 IRTL7 IRTL6 IRTL5 IRTL4 IRTL3 IRTL2 IRTL1 IRTL0
RTH
Reset 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0

IRTH[7:0]: AGC high Threshold. 建议 IRTH 设定为 [0x07].


IRTL[7:0]: AGC low Threshold. 建议 IRTL 设定为 [0x04].

I f ADC ≤ I RTL . VT[ 1 : 0] = 11 .


I f ADC ≥ I RTH. VT[ 1: 0 ] = 0 0.
I f I RTL ≤ ADC ≤ I RTH. VT[ 1 : 0] = 0 1.

9. 2. 7. 6 AG C Co n t ro l ( Ad d ress : 0 6h ) P ag e 6
Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0

06h W -- VRSEL MS MSCL4 MSCL3 MSCL2 MSCL1 MSCL0 HDM AGCE MXD EXRSI LGM1 LGM0 MGM1 MGM0
AGC R -- -- -- -- -- -- -- -- -- -- -- -- LGC1 LGC0 MGC1 MGC0
Reset -- -- 0 0 0 0 0 0 0 0 0 0 1 1 1 1

Apr., 2011, Version 0.2


17 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver
VRSEL: AGC Function select. 建议 VRSEL 设定为 [0].
[ 0 ] : RSSI AG C. [ 1] : wi d eb a n d A G C .
MS: AGC Manual Scale select. 建议 MS 设定为 [0].
[ 0 ] : 自 动 ( RL −RH) .
[ 1 ] : 手 动 ( M S CL [ 4 : 0 ] , 0 6 h , pa g e 6 ) 。
MSCL[4:0]: AGC Manual Scale setting. 保留内部使用,建议 MSCL 设定为 [00000].
HDM: AGC HOLD select. 建议 HDM 设定为 [0].
[0]: No hold.
[ 1 ] : Hol d G a i n Swi t c hi n g wh en I D i s s yn c.
AG CE: Aut o G ai n Cont r ol e na bl e启 动 .
[ 0 ] : 关 闭. [ 1] : 启 动 .
MXD: Mixer Bias Select enable. 建议 MXD 设定为 [1].
[0]: 关 闭. [1]: 启 动.
EXRSI : 保 留 给 内 部 使 用 。 必 须 设 定 为 [ 0].
LGM [ 1: 0] : LNA G ai n 衰 减 设 定 。 建议 LGM 设定为 [11].
[ 0 0] : 0 d B. [ 0 1] : - 6 d B . [ 1 0] : - 1 2 d B . [ 11] : - 1 8 d B .
M GM [ 1: 0 ]: M i xe r G ai n 衰 减 设 定 。 建议 MGM 设定为 [11].
[ 0 0] : 0 d B. [ 0 1] : - 6 d B . [ 1 0] : - 1 2 d B . [ 11] : - 1 8 d B .
LG C[ 1: 0]: LNA G ai n Che ck (只 读 ).
M G C[ 1: 0] : M i xe r G ai n Che ck (只 读 ) .

9. 2. 7. 7 AG C Co n t ro l I I ( Ad d ress: 06h ) P ag e 7
Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0

06h W -- -- -- -- -- -- -- -- -- -- -- -- TXIB1 TXIB0 RSAGC1 RSAGC0


AGC2 R -- -- -- -- -- -- -- -- -- -- -- -- -- -- -- --
Reset -- -- -- -- -- -- -- -- -- -- -- -- 0 0 0 0

T XI B[ 1 : 0] : 保 留 给 内 部 使 用 。 必 须 设 定为 [ 0 0]。
RSAG C[ 1 : 0] : 保 留 给 内 部 使 用 。 必 须设 定 为 [ 0 0]。

9. 2. 7. 8 G P I O (Ad d ress: 06h ) Pag e 8


Bit Bit
Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 0
7 1
06h
W WRCKS MCNT1 MCNT0 DDPC GIO2S3 GIO2S2 GIO2S1 GIO2S0 G2I G2OE GIO1S3 GIO1S2 GIO1S1 GIO1S0 G1I G1OE
GPIO
Reset 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0

WRCKS: WO R参 考 频 率 设 定 。
[0]: WOR 参考频率, 当 PF8M 等于或接近 6.4MHz.
[1]: WOR 参考频率,当 PF8M 等于或接近 8MHz.
M CNT[ 1: 0] : M ai n Cl oc k Di v i de r.
[00]: f MCNT = f MSCK
[01]: f MCNT = f MSCK / 2
[10]: f MCNT = f MSCK / 3
[11]: f MCNT = f MSCK / 4
请参考第 12 章有更详细的说明。

DDPC (Direct mode data pin control): Direct mode modem data can be accessed via SDIO pin.
[ 0 ] : 关 闭. [ 1] : 启 动 .
GIO2S [3:0]: GIO2 脚位功能设定。

Apr., 2011, Version 0.2


18 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver
G IO 2 S
T X s ta t e R X s ta t e
[3:0]
[0000] W T R (W a i t u n t i l T X o r R X f i ni s h ed )
[0001] EO AC ( en d o f ac ces s F S YN C( f r am e s y n c )
c o d e)
[0010] T ME O ( T X m o d ul a t i o n 启 CD( c ar r i er d et ec t )
动)
[ 0 0 11 ] Pr ea m b l e Det ec t O ut p ut ( PMDO )
[0100] M CU w a k eu p s i g n a l ( TW O R)
[0101] I n p h a s e d em o d u l at o r i n p u t ( D MI I ) o r V T [ 0] ( AG C )
[ 0 11 0 ] SDO ( 4 wi r es SPI d ata o ut )
[ 0 111 ] TRXD I n / O ut ( Di r ec t m od e )
[1000] RXD ( Di r ec t m o d e )
[1001] TXD ( Di r ec t m o d e )
[1010] PDN_RX
[ 1 0 11 ] E xt er n a l F S Y NC i n p u t i n R X di r e c t m o d e *
[ 11 0 0 ] I n p h a s e d em o d u l at o r o ut p u t ( D MO I )
[ 11 0 1 ] FPF
[ 111 0] PDN_ TX
[ 1111 ] FMTDO ( F I FO m od e TX Da ta O ut p ut t es t i ng)

如 果 使 用 d i r ec t m o d e 并 且 将 GI O 2 S 设 定为 [ 1 0 11 ] ,内 部 的 框架 同 步讯 号 将会 被 关闭 。 在 这条 件 下,
MCU 可 以 发 出 同 步 讯号 , 经 由 G IO 2 发 给 A 7 1 0 8 , 如此 可 以 提供 给 解调 器 D C 的参 考 电压 。
G2I: GIO2 pin output signal invert.
[ 0 ] : 非 反 相输 出 。 [ 1] : 反 相 输出 。
G2OE: GIO2 pin output enable.
[ 0 ] : Hi g h Z. [ 1] : 启 动 .
GIO1S [3:0]: GIO1 pin function select.
G IO 1 S
T X s ta t e R X s ta t e
[3:0]
[0000] W T R (W a i t u n t i l T X o r R X f i ni s h ed )
[0001] EO AC ( en d o f ac ces s F S YN C( f r am e s y n c )
c o d e)
[0010] T ME O ( T X m o d ul a t i o n CD( c ar r i er d et ec t )
en a b l e)
[ 0 0 11 ] E xt er n a l s y n c i n p u t ( f o r d i r e c t m o d e) ( on l y i n
SCT=0)
Pr ea m b l e Det ec t O ut p ut ( PMDO ) ( o n l y i n S C T= 1 )
[0100] M CU w a k eu p s i g n a l ( TW O R)
[0101] Q u a d r a t u r e p h a s e d em o d ul a t o r i n p ut ( D MI Q ) . o r
VT[ 1 ] (AG C)
[ 0 11 0 ] SDO ( 4 wi r es SPI d ata o ut )
[ 0 111 ] TRXD I n / O ut ( Di r ec t m od e )
[1000] RXD ( Di r ec t m o d e )
[1001] TXD ( Di r ec t m o d e )
[1010] PDN_T X
[ 1 0 11 ] E xt er n a l F S Y NC i n p u t i n R X di r e c t m o d e *
[ 11 0 0 ] Q u a d r a t u r e p h a s e d em o d ul a t o r i n p ut ( D MO Q ) .
[ 11 0 1 ] FPF
[ 111 0 ] Ba t t er y Det ec t f l ag . (BDF)
[ 1111 ] FMRDI . ( F I FO m od e RX i np ut f o r i n t er na l t es t )

如 果 使 用 d i r ec t m o d e 并 且 将 GI O 1 S 设 定为 [ 1 0 11 ] ,内 部 的 框架 同 步讯 号 将会 被 关闭 。 在 这条 件 下,
MCU 可 以 发 出 同 步 讯号 , 经 由 G IO 1 发 给 A 7 1 0 8 , 如此 可 以 提供 给 解调 器 D C 的参 考 电压 。

G1I: GIO1 pin output signal invert。


[ 0 ] : 非 反 相输 出 。 [ 1] : 反 相 输出 。
G2OE: GIO1pin output enable。
[ 0 ] : Hi g h Z. [ 1] : 启 动 .

Apr., 2011, Version 0.2


19 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver
9. 2. 7. 9 CKO (Add re ss: 06h ) P ag e 9
Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0
06h
W INTXC XCL4 XCL3 XCL2 XCL1 XCL0 WSEL2 WSEL1 WSEL0 CKS3 CKS2 CKS1 CKS0 CKOI CKOE SCT
CKO
Reset 0 1 0 0 0 0 0 1 0 0 0 0 0 0 0 0

INTXC: Internal Crystal Load selection. 建议 INTXC 设定为 [1].


[0]: 使用外部电容 [1]: 使用内建电容
XCL[4:0]: On-chip Crystal Capacitor Load setting. 如果 Xtal Cload 是 20pF,建议 XCL 设定为 [10000].
当 INTXC 设定为 1 时,XCL 便会启动,并且每 个 阶段 差 1 . 6 8 p F
XCL 是芯片内见的电容,主要是设计来微调 RF 载波的频率飘移
如要更详细的说明,请参考第 11 章或联系笙科的 FAE。

X C L[ 4 : 0 ] Xtal C-load ( pF)


00000 0
00001 1.68
00010 3.36

1111 0 50.4
11111 52.08

WSEL[2:0]: Crystal Settling Delay setting (200us ~ 2.5ms). 建议 WSEL 设定为 [001].
[ 0 0 0 ] : 2 0 0 u s. [ 0 0 1 ] : 4 0 0 u s . [ 0 1 0 ] : 8 0 0 u s . [ 0 11 ] : 6 0 0 u s .
[ 1 0 0 ] : 1m s . [ 1 0 1 ] : 1 . 5m s . [ 11 0] : 2m s. [ 111] : 2 . 5m s .

C ry s ta l
O sc illa to r
Id le T X o r R X m od e
m o de 35 0 us W SEL
G IO 1 P in
(W T R )

P a ck e t ( P r e a m b le + ID + P a ylo a d )
R F O P in
PD L TD L

CKOS [3:0]: CKO pin output select.


[ 0 0 0 0 ] : D CK ( T X d a t a cl o c k ) .
[ 0 0 0 1 ] : R CK ( R X r ec o v er y c l o c k ) .
[ 0 0 1 0 ] : FPF ( FI FO p oi n t er fl a g f o r FI FO ext en si o n) .
[ 0 0 11 ] : L ogi c O R g at e b y EO P, EO VBC, EO FBC, EO VCC, E O VDC a nd RSSC_ O K. (I n t er na l
usage only).
[ 0 1 0 0 ] : BBCK.
[ 0 1 0 1 ] : BBCK.
[ 0 11 0 ] : BBCK.
[ 0 111 ] : RTCI N ( RTC t im er i np ut) .
[ 1 0 0 0 ] : W CK.
[ 1 0 0 1 ] : PF8 M ( F S Y C K ) .
[ 1 0 1 0 ] : RO SC.
[ 1 0 11 ] : EO ADC.
[ 11 0 0 ] : O KADCN.
[ 11 0 1 ] : 0.
[ 111 0] : RTCO ( RTC tim er o u t put ) .
[ 1111 ] : Res er v ed
CKOI: CKO pin Output signal invert.
[ 0 ] : 非 反 相输 出 。 [ 1] : 反 相 输出 。
CKOE: CKO pin Output 启动.
[ 0 ] : Hi g h Z. [ 1] : 启 动 .
SCT: 保留给内部使用。 必须设定为 [1]。

Apr., 2011, Version 0.2


20 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

9. 2. 7. 10 VCO cu rren t ( Ad d ress : 06h ) P ag e 10


Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0

06h W - - - - - - - - - - - VCOC3 VCOC2 VCOC1 VCOC0 MVCS


VCB R VCCF VCB3 VCB2 VCB1 VCB0
Reset - - - - - - - - - - - 0 0 0 0 0

VCOC [3:0]: VCO Current Bank Calibration result.


如 果 SW T 设 定 为 [ 0] : VCO C= [ 1 00 0] .
如 果 SW T 设 定 为 [ 1] : 手 动 设 定 VCO C[ 3 : 0] . 建议 VCOC 设定为 [0000].
注意: SWT 是为于地址 0Fh 的缓存器,建议 SWT 设定为[1]。
MVCS: VCO current calibration select. 建议 MVCS 设定为 [0]。
[ 0 ] : 自 动 。 [ 1] : 手 动 。
V C O b a n d 校 正 结果 可 由 VCB[ 2 : 0] 获 得。
VCCF : VCO Current Auto Calibration Flag (只读)。
[ 0 ] : Pa s s. [ 1 ] : Fa il .
VCB [ 2: 0] : VCO Cur r ent Ba nk Ca li br ati on Va l ue (只 读 )。
MVCS= 0: 自 动 校正 值 。
MVCS= 1: 手 动 校正 值 。

9. 2. 7. 11 Ch an n el G ro up ( I ) (Ad d ress: 06h ) Pag e 11


Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0

06h W FPL3 FPL2 FPL1 FPL0 IPL7 IPL6 IPL5 IPL4 IPL3 IPL2 IPL1 IPL0
CHG1 R FPL3 FPL2 FPL1 FPL0 IPL7 IPL6 IPL5 IPL4 IPL3 IPL2 IPL1 IPL0
Reset 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0

FPL [7:0]: VCO Calibration Fractional Part Setting for Low Boundary Channel Group.
请参考 A7108 的 reference code 设定所要的频率。
IPL [7:0]: VCO Calibration Integer Part Setting for Low Boundary Channel Group.
请参考 A7108 的 reference code 设定所要的频率。

9. 2. 7. 12 Ch an n el G ro u p (I I ) ( Ad d ress: 06h ) P ag e 12
Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0
07h W FPH3 FPH2 FPH1 FPH0 IPH7 IPH6 IPH5 IPH4 IPH3 IPH2 IPH1 IPH0
CHG1 R FPH3 FPH2 FPH1 FPH0 IPH7 IPH6 IPH5 IPH4 IPH3 IPH2 IPH1 IPH0
Reset 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0

FPH [7:0]: VCO Calibration Frational Part Setting for High Boundary Channel Group.
请参考 A7108 的 reference code 设定所要的频率。
IPL [7:0]: VCO Calibration Integer Part Setting for High Boundary Channel Group.
请参考 A7108 的 reference code 设定所要的频率。

9. 2. 8 T X II (Add ress: 07h )


Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0
07h
W MCNTR DPR2 DPR1 DPR0 BT1 BT0 TDL1 TDL0 TXDI PAC1 PAC0 TDC1 TDC0 TBG2 TBG1 TBG0
TX II
R ID15 ID14 ID13 ID12 ID11 ID10 ID9 ID8 ID7 ID6 ID5 ID4 ID3 ID2 ID1 ID0
Reset 0 0 0 0 0 0 0 0 0 0 1 1 0 1 1 1

MCNTR: Divided by 2 select.


[0]: PF8M = f MCNT ¸ 2 公式中的 PF8M 是 base band 的时钟来源之 1。

[1]: PF8M = f MCNT

公式中的 f MCNT = f MSCK ¸ (MCNT [1 : 0]) ,位于地址 0x06 赞存器 page 8.

Apr., 2011, Version 0.2


21 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver
请参考第 12 章,有更详细的说明。
DPR [2:0]: Scaling setting for PDL[2:0] and TDL[1:0]. 建议 DPR 设定为 [000].
BT [1:0]: Moving average for non-filter select.
I f G S = [ 0 ] 高斯 滤 波器 关 闭, BT = [ 0 0] : n o t a v er a g e . [ 0 1 ] : 2 b i t a v er a g e . [ 1 0 ] : 4 b i t a v er a g e . [ 11] :
8 b i t a v er a g e
I f G S = [ 1 ] 高 斯滤 波 器开 启, B T = [ 0 0] : 2 . 0. [ 0 1] : 1. 0 . [ 1 0] : 0 . 5 . [ 11] : 0. 5
TDL[1:0]:TX Settling Delay select.

TDL [1:0] TX Delay Timer Note


00 20 us Recommend
01 40 us
10 60 us
11 80 us
TXDI: TX data inverted. 建议 TXDI 设定为 [0].
[ 0 ] : n orm al . [ 1]: i n ver t
PAC[1:0]: PA current setting.
请参考第 8 章与 A7108 的 App. Note,设定可程序化的 TX power。
TDC[1:0]: TX Driver current setting.
请参考第 8 章与 A7108 的 App. Note,设定可程序化的 TX power。
TBG[2:0]: TX Buffer Gain setting.
请参考第 8 章与 A7108 的 App. Note,设定可程序化的 TX power。
ID [15:0]: device ID data. Read the IC ID code in this register (只读).

9. 2. 9 RX I (Add res s: 08h )


Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0
08h
W ETH2 DMT MPL1 MPL0 SLF2 SLF1 SLF0 ETH1 ETH0 DMOS DMG1 DMG0 BW1 BW0 ULS HGM
RX I
Reset 0 0 0 1 1 0 0 0 1 0 0 1 0 0 0 0

DMT: Demodulator test bit. DMT 必须设定为[0].


[ 0 ] : Norm al (建 议 值) 。
[ 1 ] : t es t m o d e.
MPL [1:0]: Symbol recovery loop filter setting after ID SYNC. MPL 必须设定为 [01].
SLF [2:0]: Symbol recovery loop filter setting. SLF 必须设定为 [100].
ETH [2:0]: ID code error bit tolerance [Bit15, Bit8, Bit7]. 建议 ETH 设定为 [001].
[ 0 0 0 ] : 0 b it . [ 0 0 1 ] : 1 b i t . [ 0 1 0 ] : 2 bi ts . [ 0 11 ] : 3 b i t s . [ 1 00] : 4 b i ts. [ 1 0 1 ] : 5 bi ts . [ 11 0 ] : 6 b i ts .
[ 111 ] : 7 b i t s.
当 I D 同 步 时 , ETH 是 用 于 设 定有 可 容许 的 错误 位数 目。
DMOS: Demodulator over-sample select. 建议 DMOS 设定为 [0].
[ 0 ] : x6 4 . [ 1 ] : x3 2 .
DMG [1:0]: Demodulator Gain select. 建议 DMG 设定为 [01].
[ 0 0] : x1 . [ 0 1] : x3 . [ 1 x ] : x5 .
BW [1:0]: IF Band Pass Filter select.
[ 0 0] : 5 0 K H z. d a t a r a t e ≦ 5 0 K b ps . ( X t al s h al l b e c h o s en ± 1 0 p pm s ta bi li t y i n c a s e o f RX
s en s i t i v i t y d e g r a d a t i o n. )
[ 0 1] : 1 0 0 K H z. 5 0 K < d a ta r a t e ≦ 1 0 0 K b ps .
[ 1 0] : 1 5 0 K H z. 1 0 0 K < d a ta r a t e ≦ 1 5 0 K b ps .
[ 11 ] : 2 50 KHz. 15 0K < da ta r at e ≦ 2 5 0 K b ps .
因 A7108 是低中频的收发器,所以内建的中频率波器有 4 个可选择的频宽(IFBW)。
在开电重启后,中频虑波器必须重新校正。以效能的观点还看,较窄的中频频宽(IFBW)有比较好的接受感度。因此,为了
获得好的 IFBW 的效正,时钟的校正的设定是必需的。
请参考第 12 章与 A7108 的参考程序,有更详细的说明。

Apr., 2011, Version 0.2


22 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver
ULS: RX Up/Low side band select. 建议 ULS 设定为 [0].
[ 0 ] : U p s i d e b a n d , T X A - t er m i n a l f r e q u en c y – I F = R X B - t er m i n al f r e q u en c y
[ 1 ] : L o w s i d e b a n d , T X A -t e rm i n al f r e q u en c y + I F = R X B - t e rm i n al f r e q u en c y
HGM: LNA Gain mode select. 建议 HGM 设定为 [1].
[ 0 ] : 低 增 益。 [ 1 ] :高 增 益。

9. 2. 10 RX I I (Add res s: 09h )


Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0
09h
W RXDI PMD1 PMD0 DCV7 DCV6 DCV5 DCV4 DCV3 DCV2 DCV1 DCV0 DCL2 DCL1 DCL0 DCM1 DCM0
RX II
ADCO ADCO ADCO ADCO ADCO ADCO ADCO ADCO ADCO
R
8 7 6 5 4 3 2 1 0
Reset 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0

RXDI: RX Data Invert. 建议 RXDI 设定为 [0].


[ 0 ] : 正 常 。 [ 1] : 反 相 。
PMD[1:0]: Preamble pattern detection. 建议 PMD 设定为 [11].
[ 0 0] : 0 b it [ 0 1] : 4 b i t s [ 1 0] : 8 b i ts [ 11]: 1 6 b i t s
当 D CM [ 1 : 0 ] 设 定为 0 1 , 1 0 , 1 1 , PMD 的 设 定是 有 效的 。
DCV[7:0]: Data DC average value setting.
D CM ( 0 9 h ) 设 定 为 [ 0 0 ]时 , 这个 设 定才 会 有效 。
DCL[2:0]: Data Length of Peak Detect average setting. 建议 DCL 设定为 [010].
D CL [ 2 : 0 ] i s u s ed t o l et A 7 1 0 8 d et e c ts n t i m es “ 0 ” o r n t i m es ” 1 ” t o r es u l t D C es t i m at i o n v o l t a g e
o f d em o d ul a t o r.
DC average
DCL[2:0] Note
Before ID Sync (preamble detect) After ID Sync
000 4 32
001 8 32
010 16 32 Recommend
011 32 32
100 4 64
101 8 64
110 16 64
111 32 64

举 例 说 明,
如 果 DCL [ 2: 0] 设 定 为 0 1 0 ,
在 I D 同 步 之 前 , 每 1 6 次的 ” 0 ” 与 1 6 次的 ” 1 ” 会 更 新 DC 的 值 。
在 I D 同 步 之 后 , 每 3 2 次的 ” 0 ” 与 3 2 次的 ” 1 ” 会 更 新 DC 的 值 。
DCM [1:0]: Demodulator DC estimation mode. 建议 DCM 设定为 [01].
[ 0 0] : D C a v er a g e s et b y D CV [ 7 : 0 ] , ( 0 9 h ) .
[ 0 1] : DC h ol d s a ft er p r ea m bl e d et ec t ed .
[ 1 0] : DC h ol d s a ft er I D d et ec t ed .
[ 11 ] : D C v a l u e w h en c h i p r ec ei v e s p ec i f i c d a t a l en g t h ( s et b y D CL [ : 2 : 0 ] ) . .
ADCO[8:0]: ADC output of AGC_RSSI (只读).

9. 2. 11 ADC ( Ad d re ss: 0 Ah )
Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0
0Ah W ARSSI RADC AVS1 AVS0 MVS1 MVS0 XADS CDM RTH7 RTH6 RTH5 RTH4 RTH3 RTH2 RTH1 RTH0
ADC R PWR XEM PLLEM TRSM TREM VBD1 VBD0 ADC7 ADC6 ADC5 ADC4 ADC3 ADC2 ADC1 ADC0
Reset 0 0 0 0 0 0 0 0 0 0 01 0 0 0 0 0

ARSSI: Auto RSSI measurement 设定。


[ 0 ] : 关 闭. [ 1] : 启 动 .
如 在 MCU 发 出 R X s t r o b e c o m m a n d 之 前 ,要 自 动量测 RSSI , 则 ARSSI 必 须 设 定 为 [ 1 ] 。

Apr., 2011, Version 0.2


23 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver
RADC: ADC Read Out Average Mode.
[ 0 ] : 1, 2, 4 , 8 av er ag e m o de 。 如 果 RADC 设 定 为 0 , ADC 的 平 均 值就 会 由 AVSEL[1: 0] (0Ah) 设 定 。
[ 1 ] : 8, 1 6, 3 2 , 6 4 a v er a g e m o d e 。 如果 RADC 设 定为 1 , ADC 的 平 均 值就 会 由 MVSEL[ 1: 0] (0Ah) 设
定。
AVSEL [1:0]: ADC average mode. 建议 AVSEL 设定为 [00].
[ 0 0] : No a v er a g e. [ 0 1] : 2. [ 1 0] : 4. [ 11 ] : 8 .
MVSEL [1:0]: ADC average mode for VCO calibration and RSSI. 建议 MVSEL 设定为 [11].
[ 0 0] : 8. [ 0 1] : 1 6 . [ 1 0] : 3 2 . [ 11]: 6 4.
XADS: ADC input signal source select.
[ 0 ] : i n t e r n a l t em p er a t u r e s en s o r o r R S SI s i g n al .
[ 1 ] : ext e r n a l s i g n a l s o u r c e .
CDM: Carrier Detect 启动
[ 0 ] : RSSI/ 温 度量 测 。
[ 1 ] : 载 波 侦测 。
RTH[7:0]: Threshold value of Carrier Detect (Active in RX mode only).
CD ( Ca rr i er Det ec t ) =1 wh en RSSI ≧ RTH.
CD ( Ca rr i er Det ec t ) =0 wh en RSSI < RTL .
PWR: Power Status (只读).
[ 0 ] : Po wer o ff. [ 1] : P o w er o n .
XEM: Crystal Status (只读).
[ 0 ] : 关 闭. [ 1] : 启 动 .
PLLER: PLL Status (只读).
[ 0 ] : 关 闭. [ 1] : 启 动 .
TRSM: TRX Mode Status (只读).
[ 0 ] : R X m o d e. [ 1]: T X m o d e.
TREM: TRX Status (只读).
[ 0 ] : 关 闭. [ 1] : 启 动 .
VBD[1:0]: VCO bias detect (只读).
ADC[7:0]: ADC value (只读).

9. 2. 12 F I F O (Add ress: 0Bh )


Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0
0Bh
W FPM1 FPM0 PSA5 PSA4 PSA3 PSA2 PSA1 PSA0 FEP7 FEP6 FEP5 FEP4 FEP3 FEP2 FEP1 FEP0
FIFO
Reset 0 1 0 0 0 0 0 0 0 0 1 1 0 1 1 1

FPM [1:0]: FIFO Pointer Margin.


U s ed i n F I F O ext e n s i o n m o d e.
By t es i n TX By t es i n RX
F P M[ 1 : 0 ]
FI FO FI FO
[00] 4 60
[01] 8 56
[10] 12 52
[ 11 ] 16 48
PSA [5:0]: Used for Segment FIFO.
U s ed i n F I F O s eg m en t m o d e .
FEP [7:0]: FIFO End Pointer for TX FIFO and Rx FIFO.
FI FO L en gt h Set t i n g = FEP [ 7 : 0] +1.

9. 2. 13 Co d e (Add re ss: 0Ch )


Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0
0Ch
W ERSSM IDL1 WS6 WS5 WS4 WS3 WS2 WS1 WS0 MCS WHTS FECS CRCS IDL0 PML1 PML0
Code

Apr., 2011, Version 0.2


24 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

Reset 0 0 0 1 0 1 0 1 0 0 0 0 0 1 0 1

ERSSM : Ending mode for RSSI measurement. 建议 ERSSM 设定为 [0].


[ 0 ] : R S SI v a l u e f r o zen b ef o r e l ea v i n g R X .
[ 1 ] : R S SI v a l u e f r o zen w h en v a l i d f r am e s y n c ( I D a n d h ea d er c h ec k o k ) .
IDL[1:0]: ID code length setting. 建议 IDL 设定为[01].
I DL [ 1: 0 ] = [ Bi t 1 4, Bit 2 ] .
[ 0 0] : 2 b yt es . [ 0 1] : 4 byt es . [ 1 0] : 6 byt es . [ 11]: 8 b yt es .
WS [6:0]: Data Whitening Seed (data encryption key).
MCS: Manchester Code enable.
[ 0 ] : 关 闭. [ 1] : 启 动 .
WHTS: Data Whitening (Data Encryption) Select.
[ 0 ] : 关 闭. [ 1] : 启 动 ( T h e d a ta i s w hi t e n ed b y m u l t ip l y i n g wi t h P N7 ) .
FECS: FEC Select.
[ 0 ] : 关 闭. [ 1] : 启 动 ( Th e FEC i s ( 7, 4) Ham m i n g co de) .
CRCS: CRC Select.
[ 0 ] : 关 闭. [ 1] : 启 动 .
PML [1:0]: Preamble Length Select. 建议 PML= [11].
[ 0 0] : 1 b y t e. [ 0 1] : 2 b y t es . [ 1 0] : 3 byt es . [ 11]: 4 b y t es .

9. 2. 14 Pi n Co n tro l (Add ress: 0Dh )


Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0
0Dh
W RFT2 RFT1 RFT0 PRS SCMDS PCS1 PCS IRQI IRQ1 IRQ0 IRQE CKOI CKO1 CKO0 CKOE SCKI
Pin control
Reset 0 0 0 0 0 0 0 0 0 0 0 0 0 0 1 0

RFT [2:0]: RF Analog Pin Configuration. 建议 RFT 设定为 [000].

{ XADS, BP_ BG ( Pi n 3 0) RSSI ( Pi n 1)


RF T[ 2 : 0] }
[0000] Band-gap voltage R S SI v o l t a g e
[0001] A n a l o g t em p er a t u r e v o l t a g e R S SI v o l t a g e
[0010] Band-gap voltage N o c o n n ec t i o n
[ 0 0 11 ] A n a l o g t em p er a t u r e v o l t a g e N o c o n n ec t i o n
[0100] BPF positive in phase output B P F n eg a t i v e i n p h a s e o u t p u t
[0101] BPF positive quadrature phase output BPF negative quadrature phase output
[ 0 11 0 ] R S SI v o l t a g e N o c o n n ec t i o n
[ 0 111 ] R S SI v o l t a g e N o c o n n ec t i o n
[1000] Band-gap voltage E xt er n a l A DC i n p u t s o u r c e
[1001] A n a l o g t em p er a t u r e v o l t a g e E xt er n a l A DC i n p u t s o u r c e
[1010] Band-gap voltage E xt er n a l A DC i n p u t s o u r c e
[ 1 0 11 ] A n a l o g t em p er a t u r e v o l t a g e E xt er n a l A DC i n p u t s o u r c e
[ 11 0 0 ] N o c o n n ec t i o n E xt er n a l A DC i n p u t s o u r c e
[ 11 0 1 ] N o c o n n ec t i o n E xt er n a l A DC i n p u t s o u r c e
[ 111 0 ] N o c o n n ec t i o n E xt er n a l A DC i n p u t s o u r c e
[ 1111 ] N o c o n n ec t i o n E xt er n a l A DC i n p u t s o u r c e
PRS: Read frequency mode when AFC=1. 建议 PRS 设定为 [0].
[ 0 ] : n o f r eq u e n c y c om p en s a t i o n .
[ 1 ] : f r eq u en c y o f f s et i n A F C m o d e
SCMDS: Strobe Command select. 建议 SCMDS 设定为 [1].
[ 0 ] : r eg i s t er c o n t r ol . [ 1]: st r o b e c o n t r o l .
PCS1: PWR Setting. 必须设定为[1].
[ 1 ] : PW R i s c o n t r o l l e d b y r eg i s t er o r st r o b e c om m a n d .
[ 0 ] : PW R i s c on tr oll ed by Pi n 25 ( PW R_O N) .
PCS: TRE and TRS pin control. 必须设定为[1].
[ 1 ] : T R E a n d T R S ar e c o n t r o l l ed b y r eg i s t er o r s tr o b e c o m m a n d .
[ 0 ] : T R E a n d T R S a r e c o n t r o l l e d b y P i n 2 4 ( T R E ) a n d P i n 2 3 ( T R S) .

Apr., 2011, Version 0.2


25 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver
IRQI: IRQ Pin Output invert. 必须设定为[0].
[ 0 ] : 正 常 。[ 1 ] : 反相 。
IRQ[1:0]: 保留给内部使用。使用 GPIO 取代。必须设定为[00].
IRQE: 保留给内部使用。使用 GPIO 取代。必须设定为[0].
CKOI: CKO pin output invert. 必须设定为[0].
[ 0 ] : 正 常 。 [ 1] : 反 相 。
CKO[1:0]: CKO Pin Output select. 必须设定为[00].
[ 0 0] : BCK ( Bi t Cl ock) .
[ 0 1] : M RC K ( Mo d u l at i o n R at e ) .
[ 1 0] : FPF ( FI FO Poi n t er Fl a g f o r FI FO ext e ns i on ).
[ 11 ] : r es er v ed .
CKOE: CKO Pin Output 启动. 必须设定为[0].
[ 0 ] : Hi g h Z. [ 1] : 启 动 .
SCKI: 3-wire SPI - Clock Inverted. 建议 SCKI 设定为 [0].
[ 0 ] : 正 常 。 [ 1] : 反 相 。

9. 2. 15 Cal i b rati o n (Add res s: 0E h )


Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0

0Eh W
MSCRC
VTL2 VTL1 VTL0 VTH2 VTH1 VTH0 MVBS MVB2 MVB1 MVB0 MIFS MIF3 MIF2 MIF1 MIF0
Calibration R FCD4 FCD3 FCD2 FCD1 FCD0 DVT1 DVT0 VBCF VB2 VB1 VB0 FBCF FB3 FB2 FB1 FB0
Reset 0 0 0 0 0 0 0 0 1 0 0 0 0 1 1 0

MSCRC: CRC Filtering 启动. 建议 MSCRC 设定为 [1].


[ 0 ] : 关 闭. [ 1] : 启 动 .
VTL[2:0]: VT low threshold setting for VCO calibration. 建议 VTL 设定为 [100].
[ 0 0 0 ] : V T L = 0 . 1 V. [ 0 0 1 ] : V T L = 0 . 2V. [ 0 1 0 ] : V T L =0 . 3 V. [ 0 11 ] : V T L = 0 . 4V. [ 1 0 0 ] : V T L = 0 . 5V. [ 1 01] :
V T L = 0 . 6 V.
[ 11 0] : V T L = 0. 7 V. [ 111 ]: V T L = 0 . 8 V.
VTH[2:0]: VT high threshold setting for VCO calibration. 建议 VTH 设定为 [111].
[ 0 0 0 ] : V T H = V d d - 0 . 1 V. [ 0 0 1 ] : V T H = V d d - 0 . 2 V. [ 0 10 ] : V T H = V d d - 0 . 3 V. [ 0 11 ] : V T H = V d d - 0 . 4 V. [ 1 00] :
V T H = V d d - 0 . 5 V.
[ 1 0 1 ] : VTH=Vdd-0. 6V. [ 11 0 ] : V T H= V d d - 0 . 7 V. [ 111] : V T H= V d d - 0 . 8 V.

R em a r k : Vd d = V DD _ A ( P i n 3 1) .
MVBS: VCO band calibration select.
[ 0 ] : A u t o . [ 1]: M a n u a l .
MVB[2:0]: VCO bank 手动 setting. VCO 频率会随着 MVB 减少而递增。
MIFS: IF Filter Calibration Select.
[ 0 ] : A u t o . [ 1]: M a n u a l .
MIF[3:0]: IF filter Manual Setting.
FCD [4:0]: IF Filter Auto Calibration Deviation from Goal (只读).
DVT[1:0]: VT output (只读).
[ 0 0] : VT< VTL< VTH.
[ 0 1] : VTL< VT< VTH.
[ 1 0] : N o u s ed .
[ 11 ] : VTL< VTH< VT.
VBCF: VCO Band Auto Calibration Flag (只读).
[ 0 ] : Pa s s. [ 1 ] : Fa il .
VB[2:0]: VCO Bank Auto Calibration Result (只读).
FBCF: IF Filter Auto Calibration Flag (只读).
[ 0 ] : Pa s s. [ 1 ] : Fa il .

Apr., 2011, Version 0.2


26 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver
FB[3:0]: IF Filter Auto Calibration Result (只读).

9. 2. 16 Mo d e co n tro l (Add ress: 0F h )


Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0
0Fh W DFCD VBS SWT RSSC VCC -- WORE FMT FMS CER PLLE TRSR TRER VBC FBC ADCM
Mode control R -- -- -- RSSC -- FECF CRCF FMT FMS CER PLLE TRSR TRER VBC FBC ADCM
Reset 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0

DFCD: Data Filter by CD : The received packet is filtered if the input power level is below RTH (0Ah).
[ 0 ] : 关 闭. [ 1] : 启 动 .
VBS: VCO Band adjustment for 433MHz and 868MHz.
[ 0 ] : F or 3 1 5 M H z / 4 7 0 M Hz / 9 1 5 M Hz b a n d
[ 1 ] : F or 4 3 3 M H z / 8 6 8 M Hz b a n d
SWT: 保留给内部使用。 Shall be 设定为 [0]。
RSSC: RSSI Calibration.
[ 0 ] : 关 闭. [ 1] : 启 动 .
FMT: 保留给内部使用。必须设定为 [0]。
FMS: Direct/FIFO mode select.
[ 0 ] : Di r ec t m o d e. [ 1 ] : F I FO m o de.
CER: Chip enable by register.
[ 0 ] : c h i p t u r n - of f . [ 1]: c hi p t u r n - o n.
PLLE: PLL enable by register.
[ 0 ] : PLL o ff . [ 1 ] : PL L o n.
TRSR: TRX Mode select by register.
[ 0 ] : R X m o d e. [ 1]: T X m o d e.
W h en bit TRER=1 , t he c hi p wi ll en t er TX or RX mo de b y TRSR reg i st er.
TRER: TRX mode 藉由 Register 启动.
[ 0 ] : Res er v ed .
[ 1 ] : B y r eg i s t er c o nt r o l ( C E R a n d T R SR ) . I n F I FO m o d e, t h i s bi t w il l b e c l ea r e d a ft e r en d o f
pa c k et e n c o u n t er ed .
VBC: VCO Bank calibration enable (Auto clear when done).
[ 0 ] : 关 闭. [ 1] : 启 动 .
FBC: IF Filter Bank calibration enable (Auto clear when done).
[ 0 ] : 关 闭 . [ 1 ] : 启 动.
ADCM: ADC measurement (Auto clear when done).
[ 0 ] : 关 闭. [ 1] : 启 动 .

Non-Rx m ode RX m ode


[0] None None
[ 1 ] Tem p er a t u r e RSSI , c ar ri er det ec t or ext er na l
m ea s u r em en t s i g n a l s o u r c e c o n v er s i o n
FECF: FEC flag. (FECF is read clear.)
[ 0 ] : F E C pa s s . [ 1] : FEC er r or.
CRCF: CRC flag. (CRCF is read clear.)
[ 0 ] : CRC pas s. [ 1]: CRC er r or.

Apr., 2011, Version 0.2


27 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

10. SPI 界面
A 7 1 0 8 可 使 用 3 线 式 ( SCS, SCK , SDIO ) 或 4 线 式的( SCS, SCK, SDI 与 SDO ( 可 设 定 由 GI O 1 或
G IO 2 输 出 ))SPI 与 MCU 沟 通 , 并 且 速度 最 快可 达 1 0Mb ps 。 一 个 完 整 的 SPI 传 输 是 2 4 - b i t s 的 序列 , 其中
包 含 8 - b i t s 的 地址 与 1 6 - b i t s 的 数 据 。 NCU 可 以 藉 由将 A 7 1 0 8 的 SCS( SPI c hi p sel ec t ) 脚 位 设 定为
L o w, 用 以 启 动 A7108 SPI 电路 。 藉 由 SPI, 使 用者可 以 读 写控 制 缓 存 器 ( c o n t r o l r e g i st e r s )并 发 出
St r o b e c om m a n d s 。 当 MCU 执 行 SPI 数 据写 入 时, 在 SCK 的 上 升 缘 时 SDI O 的数 据 会被 栓 锁进 入
A 7 1 0 8 。 反 之 , 当 MCU 执 行 SPI 数 据 读出 时 ,当 地 址写 入 后 ,数 据 输出 会 对 齐 SCK 的 下 降缘 。 因此 ,
MCU 可 以 利 用 SCK 上 升 缘 将 资 料 读取 出 来。

10.1 SPI Format

Ad d re ss Byt e (8 b i ts):
Bi t A7 : R/ W bit
[ 0 ] : 写 入的 程 序。
[ 1 ] : 读 出的 程 序。

Bi t A6 ~A4: Com m and


[ 0 0x] : 读 /写 缓 存 器。
[ 0 1x] : 读 /写 I D c o d e。
[ 1 0x] : 读 /写 FI FO缓 存 器。
[ 11 0] : 重 置 TX/ RX FI FO指 标 。
[ 111 ] : 重 置 A 7 1 0 8 R F ( 只 重置 RF 缓存 器 )。

B i t A 3 ~ A 0 : A d d r e s s o f c o n t r ol r e gi s t e r

St r o b e C om m a n d ta b l e :
Address Byte (8 bits)
description
A7 A6 A5 A4 A3 A2 A1 A0
0 0 0 0 A3 A2 A1 A0 写入控制缓存器
1 0 0 x A3 A2 A1 A0 读取控制缓存器
0 0 1 x x x x x 写入 ID code
1 0 1 x x x x x 读取 ID code
0 1 0 x x x x x 写入 TX FIFO
1 1 0 x x x x x 读取 RX FIFO
X 1 1 1 x x x x 软件重置/Software Reset
0 1 1 0 x x x x 重置 TX FIFO 地址指针
1 1 1 0 x x x x 重置 RX FIFO 地址指针
0 0 0 1 0 0 0 0 Sleep mode
0 0 0 1 0 0 1 0 Idle mode
0 0 0 1 0 1 0 0 Standby mode
0 0 0 1 0 1 1 0 PLL mode
0 0 0 1 1 0 0 0 RX mode
0 0 0 1 1 0 1 0 TX mode
0 0 0 1 1 1 0 0 Deep sleep mode (tri-state)
0 0 0 1 1 1 1 1 Deep sleep mode (pull-high)

说 明 : X ( 可忽 略 ).

控制缓存器的长度为16 bits,依序是从D15到D0.

Apr., 2011, Version 0.2


28 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

10.2 SPI 时序 图

图 1 0. 1 . SPI 读 /写 时 序

10.3 操作控制 缓存器 (Control reg ister)

图 1 0 . 2 . 控 制缓 存 器操 作 方法

10.4 SPI 时序特 性

图 1 0. 3 SPI 时序 图

P a r am e t e r Description Mi n. Max. Uni t


TFC C l o c k f r eq u en c y. 10 MH z
TSE SCS s et u p t im e. 50 ns
THE S C S h o l d t im e. 50 ns
TSW SDI O s et u p tim e. 50 ns

Apr., 2011, Version 0.2


29 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver
THW SDI O h ol d tim e. 50 ns
TDR SDI O d el a y tim e. 0 100 ns
THR SDI O h ol d tim e. 0 ns

10.5 重置命令 /Reset Command

如 下 图 所示 , MCU 可 以经 由 SPI 发 出 Res et Com m an d 。 这 个软 件 的 r es et c om m a n d 可以 重 置 A 7 1 0 8 。


在 重 置 后, A 7 1 0 8 是 处 于 s t a n d b y 模 式 。

图 1 0. 5 Res et Co mm an d 时 序 图

10.6 重置 TX FIFO 指标 /Reset TX FIFO Pointer

如 下 图 所示 , 重 置 TX FI FO 指标 的 SPI 时 序 图。 在 bi t A0 时 的 SCK 的 下 降 缘 , TX FI FO 的地 址 指针 会 重
置 为 0 x0 0 。

图 1 0. 6 TX FI FO P oi nt er Res et 时 序 图

10.7 重置 RX FIFO 指标 /Reset Rx FIFO Pointer

如 下 图 所示 , 重 置 RX FI FO 指 标 的 SPI 时序 图 。 在 bit A0 时 的 SCK 的 下 降 缘 , RX FI FO 的地 址 指针 会 重


置 为 0 x0 0 。

图 1 0. 7 RX FI FO Po i nt er Res et 时 序 图

10.8 读写 ID 命令

A 7 1 0 8 内 建 3 2 - b i t s I D 缓 存器 ,可 方 便客 户 自 订 I D。使 用 者 可以 用 SPI 设 定 这各 缓 存器 。I D 的 长 度 由 I DL
设 定 , 建议 设 定 为 3 2 b i t s 。 时序 图 如下 所 示。 I D 缓 存器 一 般 用 于 FI F O M o d e, 用 来 比 对 封包 的 I D 是 否 一
致 , 如 果一 致 , 则 A 7 1 0 8 会 产 生 Fr am e Sy n c 讯 号 ,并 将 pa y l o a d 收 入 RX FIFO 内。

Apr., 2011, Version 0.2


30 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

图 1 0. 8 I D W ri t e Com m a nd 时序 图

图 1 0 . 9 I D R ea d C om m a n d 时序 图

10.9 读写 FIFO 命令 /FIFO R/W Command


TX FI FO Wr i t e Com m and

依 据 命 令表 , 为了 使 用 TX FI FO ,使 用 者并 须 在 a d d r es s b y t e 写 入 相对 应的 命 令, 然 后继 续 将要 传 送的 数
据 写 入 Da ta By t es 。 并 在 完成 全 部的 写 入动 作后 将 SCS 设 定 为 1 。

图 1 0 . 1 0 T X F I F O W r i t e Com m a n d 时 序 图

RX FI FO Wr i t e Com m and

依 据 命 令表 , 为了 使 用 RX FI FO ,使 用 者并 须 在 a d d r es s b y t e 写 入 相对 应的 命 令, 然 后继 续 读取 在
RXFIFO 里 的 数据 。 并在 完 成全 部 的读 取 动作 后 将 SCS 设 定 为 1 。

图 1 0 . 11 R X FI F O R ea d C o m m a n d 时 序图

Apr., 2011, Version 0.2


31 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

11 石英震荡器 (Crystal Oscillator)


为 了 产 生内 部 所需 的 频率 , A 7 1 0 8 需 要使 用 外部 的 石英震 荡 器 或是 外 部时 钟 。

相关控制缓存器
C r y s t a l ( A d dr es s : 0 5 h )
Bit Bit Bit
A d d r e s s / N a m e R/ W B i t 1 5 Bit 14 Bit 13 Bit 12 B i t 11 Bit 10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5
4
Bit 3 Bit 2
1 0
05h
W P G A S 3 P G A S 2 P G A S 1 P G A S 0 C R C E C R C I N V RT O E RT C I RT C 1 RT C 0 RT C E X C C X C P 1 X C P 0 C G S X S
Crystal
Res et 0 0 0 0 0 0 0 0 0 0 0 1 1 0 0 0

11.1 使 用外部的石英 震荡器

如 图 1 2. 1 所示 , 石英 震 荡器 的 网络 连 接到 XI 与 XO 脚 位。 用 于 调整 石 英震 荡 器的 负 载电 容 C1 与 C2 电 容 已
经 内 建 于 A 7 1 0 8 内部 。 使用 者 可设 定I NTXC [ 4 : 0] ( 06 h, 第 9 页 )以 符 合负 载 电容 的 需求 。 A 7 1 0 8 可 使用 精 确
度 在 ± 3 0 p pm 的 低 成本 石 英震 荡 器, 其 中, , 石英 震 荡器 精 确 率包 含 初始 值 误差 , 温度 飘 移与 石 英震 荡 器的
负 载 电 容。

C K O ( A d d r es s : 0 6 h ) Pa g e 9
Bit
A d d r e s s / N a m e R / W B i t 1 5 B i t 1 4 B i t 1 3 B i t 1 2 B i t 11 B i t 1 0 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1
0
06h
W I NTX C X CL 4 X CL 3 X CL 2 X CL 1 X CL 0 W S E L2 W S E L1 W S E L0 CK S 3 CK S 2 CK S 1 CK S 0 CKOI CKOE S CT
CKO
R es e t 0 1 0 0 0 0 0 1 0 0 0 0 0 0 0 0

注 意 : 设 定 XS 为 1 ( 0 5 h ) 与 I N T X C ( 0 6 h , pa g e 9 ) 启动 外 部 石英 震 荡器 。

图 11 . 1 外 部 石 英 震荡 器 线路 网 络

11.2 使 用外部的时钟

为 了 可 以使 用 外部 时 钟输 入 , A 7 1 0 8 内 建 A C c o u pl e 电 容 。 线路 连 接的 方 式如 图 11 . 2 所 示, XI 脚 位 空接 。

请 注 意 : 设定 XS 为 0 ( 0 5 h ) 选 则外 部时 钟 ( 启 动 A C co u p l e 电 容 ) 。 外 部 时钟 的 频率 精 确度 必 须控 制 在± 3 0
p p m 并 且 c l o c k s w i n g ( 峰 对峰 值 ) 必 须大 于 1 . 0 V 。

外 部 时 钟的 频 率精 确 度必 须 ± 3 0 p pm 并 且 Vp p ( 峰对峰 值 ) 必 须 大 于 1. 0 V 。

图 11 . 2 外 部时 钟 线路 线 路

Apr., 2011, Version 0.2


32 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

12. 系统频率
A7108 的主要系统时钟,FMSCK,是由 Xtal 石英振荡器得来或是由内部的时钟产生器获得。内部的时钟产生器是用于支持
多石英振荡器与各种不同的传输速度。

12.1 时钟 产生器
因为 FMSCK 是各种内部参考时钟的基础,如中频校正时钟,传输速度时钟与基频时钟。所以在内部有许多频率除法器,这
些除法器的设定缓存器有 CSC, SDR, DMOS, MCNT 与 MCNTR。表 12.1 列出重要的限制与如何设定这些缓存器。图
12.1 系 统时 钟 区块 图 。

讯号 Constraints Note
FMSCK (main system clk) 如果 CGS = 0, FMSCK 为 Xtal freq. 如果使用 Clk Gen,则依据 GRC 与 GRS 的设
如果 CGS = 1, FMSCK 为 Clk Gen 定,FMSCK 的范围是 20M ~ 50MHz。

DCK (data rate clock) 1 f CSCK DCK 是欲传输的速度。


DCK = ×
128 SDR[6 : 0] + 1
Demodulator Oversample FMSCK = FIFREF x (64) DMOS 设定为 1,使用 64 oversample

IFBW calibration IF Filter BW = FIFREF x (2) FIFREF 是从 FMSCK 衍生出来

PF8M 等于或接近 6.4MHz 好的 WOR 校正需设定 WRCKS 为 0

等于或接近 8MHz 好的 WOR 校正需设定 WRCKS 为 1

Table 12.1 主要讯号的限制与用途.

CGS Fcsck
÷ (64) 0 IF Filter IF Filter BW
FIFREF (50KHz)
Calibration (100KHz)
CLK (150KHz)
CSC[2:0] ÷ (32) 1 (250KHz / 300KHz)
GRC[4:0] GRS
IFBW[1:0]
SDR[6:0] DMOS

÷ FCGRF x48 (GRS=0) ÷ (CSC+1) ÷ (SDR+1) ÷ (128) 0 Data Rate


(GRC+1) x32 (GRS=1) CLK
÷ (64) 1
Output to CKO
PLL Clk Gen 1 (DCK)
XS (Range: 20M ~ 50MHz)
F msck
XI XE Fmcnt 1
Xtal Freq Baseband
Buffer 0 PF8M ÷2
CLK
÷ 4/3/2/1 ÷2 0

Calibration
÷8
Output to CKO CLK
XO MCNT[1:0] MCNTR (PF8M)
WRCKS

图 1 2 . 2 系 统时 钟 区块 图

12.2 系统时锺与 中频滤波器

一般而言,在开始归划系统时,传输速度是第一个考虑要素。当选定速度后,A7108 提供四个中频频宽(IFBW)选项,分别
是 50KHz, 100KHz ,150KHz 与 250KHz,使用者可依据接收灵敏度与频偏做选择。

表 12.2 列出建议的中频频宽与传输速度。 以 10Kbps 为例,对应到 50KHz IFBW。在这个例子中,因为窄的 IFBW,如果


使用者想要好的接收灵敏度,则必需使用 ± 10 ppm 石英震荡器。然而使用者亦可选择 100KHz IFBW,并使用± 20 ppm.
的石英震荡器,但会造成接收灵敏度的下降。

Data rate IFBW FIFREF Constraints


2K ~ 50kbps ~ 50kHz ~ 50kHz x 2 The actual IFBW is double of FIFREF
≦100kbps ~ 100kHz ~ 100kHz x2 which is derived from system clock.

Apr., 2011, Version 0.2


33 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

≦150kbps ~ 150kHz ~ 150kHz x2


≦250kbps ~ 250kHz ~ 250kHz x2
表 12.2 中频频宽 与传输速度对应表

12.3 设定说明-以 12.8MHz 石英震荡器与 10Kbps 传输速度为例

因为 IFBW 对于接收灵敏度影响很大。所以 A7108 提供 IFBW 校正功能以可减少半导体制程造成的漂移。要有好的 IFBW


校正,相关的设定与暂器(FMSCK, FIFREF 与 DCK)就必须设定正确。图 12.2 说明详细的设定。

1. 传输速定 10Kbps
2. 选定石英振荡器 12.8MHz
3. 不使用内部的时钟产生器(clock generator)
4. BW = 50KHz ,故 IFBW[1:0] 设定为[00]

Fcsck = 6.4MHz
CGS = 0 ÷ (64) 0
FIFREF IF Filter BW
(100KHz) (50KHz)
Don't care Don't care
CSC=[001] 1
GRC[4:0] GRS
IFBW= [00]
SDR=[0x04] DMOS =0

÷ FCGRF x48 (GRS=0) ÷ (1+1) ÷ (4+1) ÷ (128) 0


Data Rate
(GRC+1) x32 (GRS=1) (10KHz)
1
Output to CKO
PLL Clk Gen 1 (DCK)
XS (disable) Fmsck=12.8MHz

XI XE 1
Xtal Freq = 12.8M PF8M Baseband
Buffer 0 ÷2
(6.4MHz) CLK
÷1 ÷2 0

Calibration
÷8
Output to CKO CLK
XO MCNT=[00] MCNTR = 0 (PF8M)
WRCKS= 0

图 12.2 10Kbps 与 IFBW = 50KHz 设定

5. 如果 IFBW 是 100KHz, 请参考图 12.3 ,并设定不同的 CSC 与 FCSCK.


6. 传输速定 10Kbps
7. 选定石英振荡器 12.8MHz
8. 不使用内部的时钟产生器(clock generator)
9. BW = 100KHz ,故 IFBW[1:0] 设定为[01]
CGS = 0 Fcsck = 12.8MHz
÷ (64) 0
FIFREF IF Filter BW
(200KHz) (100KHz)
Don't care Don't care
CSC=[000] 1
GRC[4:0] GRS
IFBW= [01]
SDR=[0x09] DMOS =0

÷ FCGRF x48 (GRS=0) ÷ (0+1) ÷ (9+1) ÷ (128) 0


Data Rate
(GRC+1) x32 (GRS=1) (10KHz)
1
Output to CKO
PLL Clk Gen 1 (DCK)
XS (disable) Fmsck=12.8MHz

XI XE 1
Xtal Freq = 12.8M PF8M Baseband
Buffer 0 ÷2
(6.4MHz) CLK
÷1 ÷2 0

Calibration
÷8
Output to CKO CLK
XO MCNT=[00] MCNTR = 0 (PF8M)
WRCKS= 0

图 12.3 10Kbps 与 IFBW = 100KHz 设定

Apr., 2011, Version 0.2


34 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

12.4 设定说明-使用 19.6608MHz 石英震荡器设定特别的传输速度为例

A7108 支持常用的传输速度,如 10K, 50K, 100K, 150K, 250Kbps。但如是特别的速度 38.4Kbps,则必须使用特殊读石英


振挡器与内部的时钟产生器。并设定 DCK 与 IFBW. 图 12.4 说明这些设定。

1. 传输速定 38.4Kbps
2. 选定石英振荡器 19.6608MHz
3. 不使用内部的时钟产生器(clock generator)
4. BW = 150KHz ,故 IFBW[1:0] 设定为[10]

CGS = 0 Fcsck = 19.6608MHz


÷ (64) 0
FIFREF IF Filter BW
(307.2KHz) (153.6KHz)
Don't care Don't care
CSC=[000] 1
GRC[4:0] GRS
IFBW= [10]
SDR=[0x03] DMOS =0

÷ FCGRF x48 (GRS=0) ÷ (0+1) ÷ (3+1) ÷ (128) 0


Data Rate
(GRC+1) x32 (GRS=1) (38.4KHz)
1
Output to CKO
PLL Clk Gen 1 (DCK)
XS (disable) Fmsck=19.6608MHz

XI XE 1
Xtal Freq = 19.6608M PF8M Baseband
Buffer 0 ÷2
(6.5536MHz) CLK
÷3 0

Calibration
÷8
Output to CKO CLK
XO MCNT=[10] MCNTR = 1 (PF8M)
WRCKS= 0

Figure 12.4Configurations of 38.4Kbps IFBW = 153.6KHz 与 38.4KHz 的说明

5. 如果 IFBW 设定为 [11]。 因为 FIFREF ,IFBW 将会从 250KHz 变成 307.2KHz。(如果 IF Filter 校正成功,较
高的 FIFREF 会导致较大的 IF 频宽 )。 请参考图 12.5 ,并设定不同的 CSC 与 FCSCK.
6. 传输速定 38.4Kbps
7. 选定石英振荡器 19.6608MHz
8. 使用内部的时钟产生器(clock generator)
9. IFBW = 307.2KHz

CGS = 1 Fcsck = 39.3216MHz


÷ (64) 0
FIFREF IF Filter BW
(614.4KHz) (307.2KHz)
CSC=[000] 1
GRC=[10111] GRS =0
IFBW= [11]
SDR=[0x07] DMOS =0

÷ (0+1) ÷ (7+1) ÷ (128) 0


÷ (23+1) x48 (GRS=0) Data Rate
FCGRF (38.4KHz)
= 819.2KHz 1
Output to CKO
PLL Clk Gen = 39.3216MHz 1 (DCK)
XS (enable) Fmsck=39.3216MHz

XI XE 1
Xtal Freq = 19.6608M PF8M Baseband
Buffer 0 ÷2
(6.5536MHz) CLK
÷3 ÷2 0

Calibration
÷8
Output to CKO CLK
XO MCNT=[10] MCNTR = 0 (PF8M)
WRCKS= 0

Figure 12.5Configurations of 38.4Kbps when IFBW = 307.2KHz

Apr., 2011, Version 0.2


35 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

13. 收发器频率
A 7 1 0 8 可 以 操 作 在 3 1 5 / 4 3 3 / 4 7 0 / 8 6 8 / 9 1 5 M Hz 等 频 段 中 的 任 何频 率 。 由 VCO 的 频 率(FLO)与相关的 MD 与
VBS 的设定可得到 RF 频 率(FRF)。依 据 下列 的 公式 与 下图的 说 明 ,只 要 依 I P[ 7 : 0], FP[ 1 5: 0] 与 RRC[ 3: 0] 设定
VCO 频 率 , 并设 定 M D[ 1 : 0 ] 就可 以 得到 想要 的 RF 频 率 。

图 1 3. 1 频 率合 成 器的 方 块图

1 FP[15 : 0]
f RF = f PFD × ( IP[7 : 0] + ) (unit: Hz)
n 216
公 式 中 的 f RF 是 RF 频 率 , n 是 VCO 除数。
公 式 中 f PFD = f Xtal ¸ ( RRC[3 : 0] + 1) ,是 RF_PLL 的比较频率。
设定 MD = [01],则 n = 2,是使用 868M / 915MHz band
设定 MD = [10] ,则 n =4,是使用 433M / 510MHz band
设定 MD = [11] ,则 n =6, 315MHz band

注意 1: MD[1:0] 位于地址 04h [Bit12, Bit8].

举 例 说 明, 当 Xtal 使 用 1 2. 8 M H z并 且 设 定 到 4 3 3. 2 M H z。

1. 设定 RRC 为 [000], (FPFD) = Xtal frequency = 12.8MHz.


2. 设定 VBS (0Fh) 为 [1] , 433MHz band.的设定。
3. 设定 MD (04h) 为 [10], 433MHz band 的设定,并且 n 是 4.

4. 设定整数部份, IP [7:0] 。 设定 IP[7:0] 为 135 ,16 进制为 0x87

基于 IP [7:0] 的范围与下面的公式, MDIV (01h) 需设定为 [1] 。


MDIV 为 [0],当 32 ≦ IP[7:0] ≦ 67.
MDIV 为 [1],当 68 ≦ IP[7:0] ≦ 255.

5. 设定小数部份, FP [15:0] 。设定 FP 为 39342,16 进制为 0x99AE

6.
1 FP[15 : 0] 1 39342
f RF = f PFD × ( IP[7 : 0] + ) = ´ 12.8 ´ (135 + 16 ) = 433.921 (MHz)
n 216 4 2

7. 对于 TX 发射频率 (FTXRF) 等于 FRF.

8. 因为 Low-IF 架构,RX LO 频率 (FRXLO) 应该设定偏移一个中频( FIF )


.
当 ULS (08h)为 0 是使用 up side band,RX LO 频率 FRXLO = FTXRF - FIFREF

Apr., 2011, Version 0.2


36 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

14. 状态机
A 7 1 0 8 有 7 个 主 要 的操 作 模式 , 表 1 4 . 1 是依 功 耗大 小所 排 列 。如 果 FMS 是 1 ( 0 F h ) , 则 A 7 1 0 8 则 是 FI FO
m o d e, 反 之 则 是 在 di r ec t m o de 。

14.1 Key Strobe Commands


依 据 耗 电排 列 , A 7 1 0 8 有以 下 7 个 FI FO操 作 模式 , 分别是
( 1 ) D e ep S l e ep m o d e
(2) Sleep m ode
(3) Idl e m ode
( 4 ) St a n d b y m o d e
(5) PLL m ode
(6) TX m ode
(7) RX m ode

在 供 电 开 机 , 硬 件 重 置 , 软 件 重 置 与 Deep s l e ep m o de后 , 因 为 全 部 的 设 定 都 是 在 初 始 值 , 使 用 者 必 须 重 做
校 正 流 程 。 A 7 1 0 8 的 校 正 流 程 非 常 的 简 单 , 使 用 者 只 要 发 出 St r o b e c om m a n d 并 设 定 启 动 校 正 缓 存 器 。 全 部
的 校 正 流 程 会 依 A 7 1 0 8 内 部 的 状 态 机 自 动 完 成 。 依 据 不 同 的 st r o b e c om m a n d 会 有 不 同 的 电 路 做 动 , 就 如 表
14.1所示。
Register
Mode Regulator Xtal Osc. VCO PLL RX TX Strobe Command
retention
Deep Sleep
No OFF OFF OFF OFF OFF OFF (0001-1100)b
(Tri-state)
Deep Sleep
No OFF OFF OFF OFF OFF OFF (0001-1111)b
(pull-high)
Sleep Yes ON OFF OFF OFF OFF OFF (0001-0000)b
Idle Yes ON OFF OFF OFF OFF OFF (0001-0010)b
Standby Yes ON ON OFF OFF OFF OFF (0001-0100)b
PLL Yes ON ON ON ON OFF OFF (0001-0110)b
TX Yes ON ON ON ON OFF ON (0001-1000)b
RX Yes ON ON ON ON ON OFF (0001-1010)b
SW RST (x111-xxxx)b

说 明: “ x” 意思 为 ”可 忽略 ”
表 1 4. 1. 操作 模 示 与 St r o b e c om m a n d

14.2 FIFO mode


当 设 定 F M S = 1 时 , A 7 1 0 8 就是 在 F I F O m o d e。 这 个模 式 是 非常 适 合一 般 用途 的 应用 。 在校 正 后, 使 用者
可 以 发 出 St r o b e c om m a n d 并 进 入 s t a n d b y m o d e,可 以 将 数据 写 入 TX FI FO 或 是 从 RX FI FO 读出 数
据 。 仅 要一 个 St r o b e c om m a n d , 就可 以 从 s t a n d b y m o d e 进 入 数 据 传 输模 式 。 一 但传 输 结束 , A 7 1 0 8 会
自 动 回 到 s t a n d b y m o d e。 图 1 4 . 1 与 图 1 4. 2 分 别 是 TX 与 RX 时 序 图 。 图 1 4. 3 介 绍 FI F O m o d e 的 状 态
图。

Strobe CMD TX Next Instruction


(SCS,SCK,SDIO) Strobe
RF settling
(PDL+TDL)
RFO Pin Preamble + ID Code + Payload

GIO1 Pin - WTR


(GIO1S[3:0]=0000)
Transmitting Time
Auto Back
T0 T1 T2 Standby Mode

图 1 4. 1 FI FO Mo de 的 TX 时 序 图

Apr., 2011, Version 0.2


37 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

Strobe CMD RX Next Instruction


(SCS,SCK,SDIO) strobe
Wait
RX settling
Packet
RFI Pin Preamble + ID Code + Payload

GIO1 Pin - WTR


(GIO1S[3:0]=0000)
Receiving Time
Auto Back
T0 T1 T2 T3 Standby Mode

图 1 4. 2 FI FO Mo de 的 RX 时 序 图

图 1 4. 3 FI FO Mo de 状 态 图

Apr., 2011, Version 0.2


38 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

14.3 Direct mode


经 由 设 定 FMS=0, MCU 可 以 经 由 A 7 1 0 8 送 出 客 制 化的 封 包 。 在 T X m o d e, MCU 必 须 将 客 制 化的 封 包依 序
一 个 b i t 接着 一 个 b i t 传 送 至 G IO 1 或 G IO 2 。 在 R X mo d e, 被 接 收 下 来 的数 据 会可 以 被设 定 到 G IO 1 或
G IO 2 输 出 。但 请 注意 , 为了 提 供 A 7 1 0 8 比 较适 当 的 DC 参 考 电 压 , 客制 化 封包 的 p r e am b l e 要 有 3 2 - b i t 的
长 度 。 在校 正 程序 后 或 每 个传 输程 序 后, 使 用者 必 须使用 St r o b e c o m m a n d 完 全的 控 制 A 7 1 0 8 。 Di r ec t
m o d e 是 适 用 于 各 式各 样 的封 包 格式 。

图 1 4. 4 与 图 1 4. 5 分别 是 D i r ec t m o d e 在 TX 与 RX 时 序 图。 图 1 4. 6 是 d i r e c t m o d e 的 状 态 图 。

Strobe CMD TX STB strobe


(SCS,SCK,SDIO) Strobe
RF settling Manually back
(PDL+TDL) Carrier Modulated signals to STB
only
RFO Pin Preamble + customized raw TXD

GIO1 Pin - WTR


(GIO1S[3:0]=0000)
Modulation auto enable

GIO1 Pin - TMEO


32-bits
(GIO1S[3:0]=0010) preamble

GIO2 Pin - TXD


(GIO2S[3:0]=1001)

T0 T1 T3 T4

图 1 4. 4 Di r ec t Mo de TX 时 序 图

Strobe CMD RX STB strobe


(SCS,SCK,SDIO) Strobe
Manually back
RX settling Wait Coming packet to STB
packet
RFO Pin Preamble + customized raw TXD

GIO1 Pin - WTR


(GIO1S[3:0]=0000) Preamble detect output

GIO1 Pin - PMDO


(GIO1S[3:0]=0011)

GIO2 Pin - RXD


(GIO2S[3:0]=1000)

T0 T1 T3 T4

图 1 4. 5 Di r ec t Mo de RX 时 序 图

Apr., 2011, Version 0.2


39 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

图 1 4 . 6 D i r ec t M o d e 状 态 图

Apr., 2011, Version 0.2


40 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

15. 校正(Calibration)
在 初 始 化的 校 正流 程 中, A 7 1 0 8 须 要 校正 两 个项 目 。分别 是 I F CAL ( 中 频滤 波 器校 正 I F Fi l t er c a l i b r a t i o n )
与 V C O b a n d C A L ( V C O b a n d 校 正) 。

1. V C O B a n k 校正 项 目是 在 要使 用 的频 率 中选 择 最好 的 V C O f r eq u en c y b a n k 。
2. I F Fil t er Ba nk 校正 是以 中 心频 率 校正 最 好 的 I F 滤 波器 频 宽 。

请 注 意 , VCO Bank 校 正 只能 在 P L L m o d e 中 使 用 。 IF Fi lt er Ba nk 则 可 以 在 P L L m o d e 或 是 s t a n d b y 中
使用。

15.1 IF 校正流程

当 A 7 1 0 8 在 St a n d b y m o d e 时 ( XO SC 是 开启 的 ) ,可 以 设 定 MI FS = 0 ( 自动 校 正) 或 设定 M I F S = 1 ( 手动 校
正 ) 执 行 I F 校正 。 当 设 定 F B C = 1 时 , A 7 1 0 8 会 进 入 CAL 状 态, 并 且凯 使 校正 流 程。

如 果 在 设定 FBC 为 1 时, A 7 1 0 8 没 有在 s t a n d b y 状态 , 则 不会 开 始校 正 流程 。 直到 回 到 St a n d b y 状 态 时 ,
才 会 开 始校 正 。当 校 正完 成 , FBC 会 自动 清 除 为 0, 并且 A 7 1 0 8 会 离 开 CAL 状 态 回 到 St a n d b y 状 态 。

如 果 同 时设 定 TRER= 1 , F B C = 1 或 VBC= 1 , A 7 1 08 会 先 进入 CA L 状 态 并在 完成 I F 滤 波 器校 正或 VCO


b a n d 校 正流 程 后, A 7 1 0 8 会 进 入 TX/ RX 状 态 。 而 A 71 0 8 所 须 要 的 I F 校 正最 大 校正 时 间大 约 是 1 6 * 2 5 6 *
( 1 / 系 统时 钟 )。

15.2. VCO band 校正流程

在 V C O b a n d 校 正 之前 , 使用 者 必须 先 设 定 PL L I 与 PL L I I 两 个 缓存 器 ,并 且 设定 操 作频 率 。换 言 之, VT
( VTH[ 2 : 0] , VTL[ 2 : 0]) 与 VCO 的 范围 必 需先 设 定好。

当 A 7 1 0 8 在 St a n d b y 状 态 时 ( XO SC 是工 作的 ) ,如 要校 正 V C O b a n d ,可 以 有以 下 两种 方 法, 设 定 MVBS
为 0 (自 动校 正 ) 或 设 定 MVBS 为 1 ( 手 动校 正 ) 。 当设 定 VBC 为 1 后 , A 7 1 0 8 会 进 入 CAL 状 态, 并 且开
使 校 正 流程 。 如过 在 设 定 VBC 为 1 时 , A 7 1 0 8 没 有 在 St a n d b y 状 态 , 则 不 会开 始 校正 流 程。 直 到回 到
St a n d b y 状 态 时 , 才 会 开始 校 正。 当 校正 完 成, VBC 会 自 动 清 除 为 0, 并 且 A 7 1 0 8 会 离 开 CAL 状 态 回到
St a n d b y 状 态 。

如 果 同 时设 定 TRER= 1 , F B C = 1 或 VBC= 1 , A 7 1 08 会 先 进入 CA L 状 态 并在 完成 I F 滤 波 器校 正或 VCO


b a n d 校 正流 程 后, A 7 1 0 8 会 进 入 TX/ RX 状 态 。 而 A 71 0 8 所 须 要 的 I F 校 正最 大 校正 时 间大 约 是 1 6 * 2 5 6 *
( 1 / 系 统时 钟 )。

如 果 同 时设 定 TRER= 1 , F B C = 1 或 VBC= 1 , A 7 1 08 会 先 进入 CA L 状 态 并在 完成 I F 滤 波 器校 正或 VCO


b a n d 校 正 流程 后 , A 7 1 0 8 会 进 入 TX/ RX 状态 。 而 A 71 0 8 所 须 要 的 V CO b a n d 校正 最 大校 正 时间 大 约是 4
倍 的 PL L s et t li n g tim e。

C a l i b r a t i o n ( A d d r es s : 0 E h )
Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0
0Eh W VTL2 VTL1 VTL0 VTH2 VTH1 VTH0 MVBS MVB2 MVB1 MVB0 MIFS MIF3 MIF2 MIF1 MIF0
Calibration R FCD4 FCD3 FCD2 FCD1 FCD0 DVT1 DVT0 VBCF VB2 VB1 VB0 FBCF FB3 FB2 FB1 FB0

Apr., 2011, Version 0.2


41 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

16. FIFO (First In Fi rst Out)


当 设 定 FMS 为 1 时 , A 7 1 0 8 分 别 在 TX/ RX 有 6 4 b y t es 的 FI FO 可 以 使 用 。 要发 射 的资 料 是放 在 TX FI FO
内 。 换研 之 , 当 RX 的 线路 侦 测 到 I D c o d e 并 与 之同步 时 , 被接 收 进来 的 数据 就 被存 放 在 RX FI FO 内 。

16.1 封包格式 (Packet Format)

D a ta w h ite n in g (o p tio n a l)
F E C e n c o d e d /d e c o d e d (o p tio n a l)
C R C -1 6 c a lc u la tio n (o p tio n a l)

P re a m b le ID c o d e P a y lo a d (C R C )

4 b y te s 4 b y te s M a x . 2 5 6 b y te s 2 b y te s

图 1 6 . 1 F I F O m o d e 的 封 包 格式

ID code

5xh or Axh

ID Byte 0 ID Byte 1 ID Byte 2 ID Byte 3

图 1 6. 2 I D c od e 格 式

P r e am b l e :
P r ea m b l e 是 整 个 封包 的 最前 头 ,是 由 0 与 1 交 错 组 合。 如 果 I D 的 第 一 个 bi t 是 0 , 则 p r eam bl e 应 该 是
0 1 0 1 … 0 1 0 1 。 反 之, 如 果 I D 的第 一 个 b i t 是 1, 则 p r ea m b l e 应 该 是 1 0 1 0 … 1 0 1 0 。 Pr eam b l e 的 长 度 可 以
由 P ML [ 1 : 0 ] ( 0 C h )设 定 ,建 议 长度 是 4 by t es 。

ID code:
I D c o d e 的 建 议 长 度 为 4 byt es , 可 以 设 定 I DL 为 1 (0Ch ). I D Co de 依 序 为 By t e 0 , 1 , 2 与 3 (建 议 的
I D By t e 0 为 5 xh 或 A xh ) 。 如 果 RX 线路 检 查接 收 进来 封 包 的 I D c o d e 正 确 , 则 封 包中 的 P a y l o a d 会 被
储 存 在 RX FI FO 。 在 A 7 1 0 8 的 设 计中 I D c od e 可 以设 定 有 容错 功 能 ( 0~ 3 b it 的 错 误) , 即 MCU 可 设 定
E T H [ 1 : 0 ] ( 0 8 h ) ,并 用 来设 定 I D 容 错 功能 。

P a yl o a d :
P a y l o a d 长 度是 可 以调 整 的, MCU 可 使 用 F E P [ 7 : 0 ] (0 B h ) , 并 设 定 FI FO 长 度( 1 b yt e 到 6 4 b yt es ) 。
FI FO 的 实 体长 度 为 6 4 b yt es 。 A 7 1 0 8 亦 支 持利 用 逻辑 电 路 扩展 至 2 5 6 b y t es , 可 参 考 1 6. 4. 3 有更 详 细的
说明。

CRC (opt i on):


在 FI FO 模式 中 ,如 果启 动 CRC 检 查 ( CRCS=1 , 0 C h ) , 2 - b y t e s 的 CRC 数 值就 会 自动 得 加在 传 送数 据 的
最 后 面 ,相 同 地, RX 线 路也 会 自动 检 查 CRC 的 数值, 并 将 CRC 检 查 结 果 写 入 CRC Fl ag (0 Fh ) , MCU 可
在 读 取 RX FIFO 前 , 先读 取 旗标 确 认数 据 是否 正 确。 CRC 旗 标 会 在每 次 接收 封 包时 更 新。

16.2 位串流流程(Bit Stream Process)


对 于 数 据传 输 而言 , A 7 1 0 8 有 支 持 3 种 位元 串 流流 程 ,这 3 种 分 别 是

( 1) CCI TT- 16 CRC (x 1 6 + x 1 5 + x 2 + 1 ).


( 2 ) ( 7, 4) Ham m i n g FEC
( 3 ) D a ta W h i t en i n g b y X O R P N 7 ( 7 - bi t s P s eu d o R a n d om S eq u en c e) .

CRC ( C ycl i c Red u n d an cy Ch eck) :

Apr., 2011, Version 0.2


42 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver
1. 将 设 定 CRCS 为 1 ( 0 C h ) , 就会 启 动 CRC。 TX 线 路会 依 据 p a y l o a d 信 息 ( p r eam b l e 与 I D c o d e 不
包 含 在 内) 计 算 出 CRC 数值 并 且 在 p a yl o a d 传 送 后接着 送 出 2- b y t es 的 CRC。
2. RX 线 路 会 检查 CRC 数 值并 且将 结 果写 入 CRC 旗 标 ( 0 F h ) 。 如 果 CRCF=0 , 则 表 示已 接 收的
p a y l o a d 是正 确 的, 反 之则 是 有错 误 的, 请 注意 , CRCF 是 只 读的 , 并且 会 在接 收 每个 封 包时 更 新。

FEC (For ward Err or Corr ect i on):

1. 将 FECS 设 定 为 1 ( 0 C h ) , 就会 启 动 FEC, 则 P a y l oa d 与 CRC 数值 (如 果 CRC 有 启 动 的 话) 就会


透 过 ( 7, 4 ) Ham m i n g c o d e 进 行 编 码。
2. 每 4 - b i t s ( n i b bl e) 的 p a y l o a d 会 被编 码 成 7 - b i t s c o de w o r d , 并 且 自动 被 传送 出 去。举 例 说 明 , 6 4
b yt e s 的 p a yl o a d 将 会 被 编 成 1 2 8 c o d e w o r d s, 每 个 c o d e w o r d 都 是 7 bi t s。
3. RX 线 路 自 动将 已 收到 的 c o d e w o r d s 解 碼 , FEC 支持 在 每 一 个 c o d e w o r d 里 的 1 - b i t 错 误 更正 , 当
有 发 生 1 - b i t 以 上 错误 时 , FEC 旗 标 就会 变 成 1 ( 0 C h ), 请 注 意, FECF 是 只读 的 ,每 收 到一 个 封包 时
会自动更

Data Whi te ni ng :

1. 将 W HTS 设 定 为 1 ( 0 C h ) ,就 会 启 动 D a t a w h i t en i n g。 MCU 需 先 将 PN7 的 初 始 种 子 存 于 W S [ 6 : 0]


( 2 2 h ) 。 P a yl o a d 会 与 PN7 一 起 做 bi t XO R,并 完 成加 密 。 如 果 CRC 有 启 动, 则 CRC 也 会 被 加 密,
如 果 FEC 有 启 动 , 则 FEC 也 会 被 加密 。
2. RX 线 路 会 自动 将 已收 到 的 p a yl o a d 与 2 -b yt es CRC ( 如 果 CRC 有 启 动 ) 解 密。 请 注意 , 使用 者 必须 在
TX 与 RX 设 定 相 同 的 W S [ 6 : 0] ( 0 Ch ) 。

16.3 传输时间 (Transmission Time)


因 为 CRC 与 FE C 都 是 并 非 预 设选 项 ,因 此 会使 的 原本封 包 传 输时 间 不同 。 请参 考 表 1 6. 1 与 1 6 . 2 有 更详 细
的说明。

D a ta R a t e = 2 5 0 K b ps
Pr eam bl e I D Code P a yl o a d CRC FEC Tr a n sm i s s i o n
(bits) (bits) (bits) (bits) Ti m e / Pa c k e t
32 32 512 关闭 关闭 5 76 bit X 4 u s = 2 . 30 4
ms
32 32 512 16 bits 关闭 5 92 bit X 4 u s = 2 . 36 8
ms
32 32 512 关闭 5 12 x 7 / 4 9 60 bit X 4 u s = 3 . 84 0
ms
32 32 512 16 x 7 / 4 5 12 x 7 / 4 9 88 bit X 4 u s = 3 . 95 2
ms

D a ta R a t e = 1 2 5 K b ps
Pr eam bl e I D Code P a yl o a d CRC FEC Tr a n sm i s s i o n
(bits) (bits) (bits) (bits) Ti m e / Pa c k e t
32 32 512 关闭 关闭 5 76 bit X 8 u s = 4 . 60 8
ms
32 32 512 16 bits 关闭 5 92 bit X 8 u s = 4 . 73 6
ms
32 32 512 关闭 5 12 x 7 / 4 9 60 bit X 8 u s = 7 . 58 0
ms
32 32 512 16 x 7 / 4 5 12 x 7 / 4 9 88 bit X 8 u s = 7 . 90 4
ms

D a ta R a t e = 5 0 K b ps
Pr eam bl e I D Code P a yl o a d CRC FEC Tr a n sm i s s i o n
(bits) (bits) (bits) (bits) Ti m e / Pa c k e t
32 32 512 关闭 关闭 5 76 bit X 2 0 u s = 11 . 52
ms
32 32 512 16 bits 关闭 5 92 bit X 2 0 u s = 11 . 84
ms
32 32 512 关闭 5 12 x 7 / 4 960 bit X 20 us = 19.20
ms
32 32 512 16 x 7 / 4 5 12 x 7 / 4 988 bit X 20 us = 19.76
ms

Apr., 2011, Version 0.2


43 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

D a ta R a t e = 2 K b ps
Pr eam bl e I D Code P a yl o a d CRC FEC Tr a n sm i s s i o n
(bits) (bits) (bits) (bits) Ti m e / Pa c k e t
32 32 512 关闭 关闭 5 76 bit X 0. 5 m s =
0.288 s
32 32 512 16 bits 关闭 5 92 bit X 0. 5 m s =
0.296 s
32 32 512 关闭 5 12 x 7 / 4 9 60 bit X 0. 5 m s =
0.480 s
32 32 512 16 x 7 / 4 5 12 x 7 / 4 9 88 bit X 0. 5 m s =
0.494 s

表 1 6. 1 传 输时 间

16.4 Usage of TX and RX FIFO

从 应 用 面的 观 点来 看 , A 7 1 0 8 支 持 3 种 FI FO 设 定。

( 1) Ea sy FI FO
( 2) Seg m en t FI FO
( 3) FI FO Ext en si o n

16. 4. 1 Eas y F I F O M o d e

在 Easy FI FO 设定 中 , FI FO 最 大的 长 度 是 6 4 b y t es 。 FI FO 的长 度 等于 ( F E P [ 7 : 0 ] + 1 ), 如 下 所示 , 使
用 者 只 要控 制 F E P [ 7 : 0] ( 0 3 h ) 并 关 闭 PSA and FPM 。

缓 存 器 设定
TX RX Contr ol Regis ters
TX-FI FO (byte) RX- F I FO ( b yt e ) F E P [ 7 : 0 ] PSA [5:0] F PM [ 1 : 0]
1 1 0 x0 0 0 0
8 8 0 x0 7 0 0
16 16 0 x0 F 0 0
32 32 0 x1 F 0 0
64 64 0 x3 F 0 0

表 1 6. 2 Ea sy FI FO 的 控制 缓 存器

Procedur e of TX FI FO Transmi tti ng


1. 初 始 化 全部 的 控制 缓 存器 ( 请 参考 A 7 1 0 8 r ef e r en c e c o d e)
2. 将 设 定 FEP [ 7 : 0] 为 0 x3 F, 则 可 使 用 6 4- byt es FI FO
3. 送 出 TX FI FO wr it e p oi n t er r es et 的 S t r o b e c om m an d
4. MCU 写 入 6 4 - b y t e s 的 资 料 到 TX FIFO
5. 送 出 T X S t r o b e Com m a n d
6. 完成

Procedur e of RX FI FO Reading
1. 当 RX FIFO 满 的 时候 ,W TR ( or FSYNC) 会 被使 用来 触 发 MCU, 告 知 应 该要 读 取 RX FI FO
2. 送 出 R X FI FO r ea d 指 标 重置 的 S t r o b e c om m a n d
3. MCU 从 RX FIFO 读 出 6 4 - b y t e s
4. 完成

Apr., 2011, Version 0.2


44 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

图 1 6. 3 Ea sy FI FO m od e

Apr., 2011, Version 0.2


45 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

17. Analog Digital Con verter


A 7 1 0 8 内 建 一 个 9- bi t ADC , 可用 于 内部 的 相对 温 度量测 与 R S S I 的 量测 。

XADS CDM N o n e Rx s t a t e R X s ta t e
0 0 相 对 温 度量 测 RSSI 量 测
0 1 N/ A C a r r i er d e t ec t o r

8 - b i t AD C 的 转 换 时 间会 取 决于 数 入 ADC 的 时 钟 速度。 转 换时 间 需 要 2 0 c y cl es 。 输 入 ADC 的 时 钟 来源


是 石 英 震荡 器 与 G RC[ 4 : 0]的 设 定, 使 用者 可 以选 择 速度 可 从 8 0 0 K H z 到 1 . 2 M H z。

17.1 温度量测

A 7 1 0 8 内 建 一个 简 单的 温 度传 感 器。 首 先, 在 ADC 的 缓 存 器 中设 定 CDM= 0 , 然 后 在控 制 缓存 器 中设 定
ADCM= 1 , 启 动 量 测 温 度。 当 量 测结 束 时, ADCM 会 自 动 清 除 为 0 。 使用 者 可以 读 取 AD C [ 7 :0 ] , 就可 知 道
目 前 的 温度 。

17.2 RSSI Measurement

A 7 1 0 8 内 建 R S SI ( r e c ei v ed s i g n a l s t r e n g t h i n d i c at o r ) 功 能, 可 以从 读 取 ADC 的 值 便 可知 道 目前 接 收讯
号 的 强 度。 当 量测 结 束时 , 可以 从 ADC 中 读 出 RSSI 的 值 。 而 RSSI 的 范 围 从 0 ~ 5 1 2。 越 好的 讯 号强 度 对对
应 到 比 较小 的 数值 , 反之 亦 然。 再 接收 模 式时 , 设 定 CD M= 0 并 且 在 设 定 ADCM= 1 , 就 会开 始 量 测 RSSI 。
一 但 量 测完 毕 时, AD C M 便后 自 动清 除 为 0。 使 用者 可以 从 A D CO [ 8 : 0] 知 道 R SS I 的 数 值。

RF input power vs RSSI read value


350
offset = 150
300

250
RSSI ( ADCO[8:0] )

200

150

100

50

0
-130 -110 -90 -70 -50 -30 -10 10

TX Input Power (dBm)

图 1 7. 1 当 AG C 是 启 动时 , RSSI 曲 线
17.3 载波侦测 (Carrier detect)

A 7 1 0 8 可 以 量 测载 波 讯号 ( 可 以输 出至 GI O 1 或 G IO2) , 并观 测 是否 有 载波 出 现。 如果 载 波讯 号 强度 大 于
设 定 于 RTH[ 7 : 0] 的 值, 则 会输 出 高准 位 的讯 号 ,否 之则 输 出 低准 位 。再 接 收模 式 时, 设定 CDM =1 , 并 且 设
定 ACDM = 1 , 便 会 开始 量 测载 波 讯号 。 讯号 强 度会 被储 存 在 A DC [ 8 : 0 ]中 , 并且 会 在每 次 量测 完成 后 更新 。

Apr., 2011, Version 0.2


46 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

18. 电池电压侦测 (Battery Detect)


A 7 1 0 8 内 建 一 个 电 池电 压 侦测 器, 可 用于 检 查输 入 电压 ( 从 REG I 脚位 ) 。 启动 电池 侦 测功 能 后, 使 用者 可 以
读 取 VBD 的 旗 标 或 是 将 VBD 输 出 到 GI O 1 或 是 G IO 2。 侦 测 范围 从 2 . 0V ~ 2 . 7V, 共 8 个 准 位。

Bit Bit
Addr ess/ Name R/W Bit 15 Bit14 B i t 1 3 B i t 1 2 B i t 11 B i t 1 0 B i t 9 B i t 8 B i t 7 B i t 6 B i t 5 Bit 3 Bit 2 Bit 1
4 0
06h
W - P OW R S C E L S S T S LV R RGS RG C1 RG C0 SPSS RGV 1 RGV 0 QDS BVT2 BVT1 BVT0 BDS
PM
R es e t - 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0

BVT [2:0]: Battery Voltage Threshold select(电池侦测准位选择)


[ 0 0 0 ] : 2. 0 V. [ 0 01] : 2. 1 V. [ 0 1 0 ] : 2. 2 V. [ 0 11 ] : 2. 3 V. [ 1 0 0 ] : 2 . 4 V. [ 1 0 1 ] : 2 . 5 V. [ 11 0] : 2 . 6 V. [111 ] :
2 . 7 V.
BDS: Battery Detection selection(电池侦测开关)
[ 0 ] : 关 闭. [ 1] : 启 动 .

以 下 使 用电 池 侦测 器 侦测 低 电压 的 流程 ( 以 低 于 2. 1 V 为 例 子 ) :

1. 让 A 7 1 0 8 进 入 s t a n d b y 或 P L L m o d e。
2. 设 定 电 压侦 测 准 位 BVT [ 2: 0 ] = [ 0 01 ] ( 2. 1 V) 并且 启动 , 设 定 BDS = 1。
3. 在 5 u s 之后 , BDS 会 自 动清 除 。
4. 使 用 MCU 确 认 VB D 旗 标 。
如 REG I p i n > 2 . 1V,
则 VBD = 1 。 反之 , VBD = 0.

Apr., 2011, Version 0.2


47 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

19. 应用线路(Application Circuit)

19.1 MD7108-A90 (915MHz Band)

J3
REGI
C5 C1 1
GND
2.2uF 10uF 2
CKO
3
C4 GIO2
4
1nF GIO1
5

REGI

GIO2
CKO
SDIO
C2 6

915 VDA 2.2u F


SCK
SCS
GND
7
8

20

19

18

17

16
9
NC
10
U1
CO N/10P 2.0

VDD_A

BP_BG

REGI

CKO

GIO2
L1 C15
7.5n H 470pF 1 15 GIO1
BP_RSSI GIO1
C13 C3
J1 1.8pF 100pF 2 14 SDIO
RFI SDIO
TRX C12 C16
L4 L5 3
RFO A7108 SCK
13 SCK

3.9pF 6.8nH 8.2nH C14


8.2pF C19 C20 C8
27pF L2 4
GND SCS
12 SCS
10pF 4.7pF NC 12nH
L3 R2 0
C6 5 11 VDD_PLL

GND_PLL

VDD_PLL
3.3n H C11
VDD_VCO VDD_D
1uF C7
HPF LPF

XO
1uF

CP

XI
10nF
R4 0 R6 0
REGI VDA
J4

10
6

VDD_PLL8

9
C9 C21 1

XO
XI
2.2uF 1nF 2
CO N/2P 1.27
C17 C10
2.2nF J5

NC 1
C18 R5 2
33nF 820 Y2
12.8MHz
CO N/2P 1.27

Xtal Cload 建议值 20 pF

19.2 MD7108-A80 (868MHz Band)

C5 C1
2.2u F 10uF
C4
1nF
868
REGI

GIO2
CKO

C2
VDA 2.2uF
20

19

18

17

16

U1
VDD_A

BP_BG

REGI

GIO2

J3
CKO

L1 C15 REGI
470pF 1
12nH 1
BP_RSSI GIO1
15 GIO1 GND
2
C13 C3 CKO
3
J1 1.8pF 100pF 2
RFI SDIO
14 SDIO GIO2
4
TRX C12 C16 C14 GIO1
L4 L5 5
27pF
6.8nH 12n H
3
RFO A7108 SCK
13 SCK SDIO
SCK
6
7
3.9pF 8.2pF C19 C20 C8 4 12 SCS SCS
10pF 5.6pF NC L2 GND SCS 8
GND
L3 15n H C6 VDA 5 11 VDD_PLL X_CLK
9
GND_PLL

VDD_PLL

3.3n H C11
VDD_VCO VDD_D 10
1uF
HPF LPF
C7
C ON/10P 2.0
XO

1uF
CP

XI

10n F
C9
J4
REGI 1
10
6

VDD_PLL8

2
2.2uF
HPF, LPF is safety for CE C ON/2P 2.0
XO
XI

J5
C17 C10 1
3.3n F 2
NC
C18 R5 C ON/2P 2.0
47nF 560 Y2
12.8MHz

Xtal Cload 建议值 20 pF

Apr., 2011, Version 0.2


48 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

19.3 MD7108-A40 (433MHz Band)

C5 C1 J3
2.2uF 10uF REGI
1
C4 GND
2
1nF CKO

433 3

REGI

GIO2
CKO
GIO2
C2 4
GIO1
2.2u F 5
VDA SDIO
6
SCK

20

19

18

17

16
7
SCS
8
U1 GND
9
X_CLK

VDD_A

BP_BG

REGI

GIO2
10

CKO
L1 C15
39nH 470pF 1 15 GIO1
C ON/10P 2.0
BP_RSSI GIO1
C13 C3
J1 1.8pF 100pF 2
RFI SDIO
14 SDIO
TRX C12 C16 C14
L4 L5 27pF
18nH 18nH
3
RFO A7108 SCK
13 SCK

8.2pF 8.2pF C19 C20 C8 4 12 SCS


10pF 22pF 10pF L2 GND SCS
L3 33nH C6 5 11
R2 10
VDD_PLL

GND_PLL

VDD_PLL
18nH C21
VDD_VCO VDD_D
1uF
HPF LPF

XO
C7

CP

XI
10nF 1uF
REGI
R4 0 VDA
R6 0

10
6

VDD_PLL8

9
J4
C9 C23
1

XO
XI
2.2uF 1nF
2

C17
CON/2P 1.27
2.2nF C24 J5
R5 NC 1
C18
33nF 820 Y2
12.8MHz 2
CON/2P 1.27

Xtal Cload 建议值 20 pF

19.4 MD7108-A30 (315MHz Band)

C5 C1
2.2uF 10uF
C4
1nF
315
REGI

GIO2
CKO

C2
VDA 2.2uF
20

19

18

17

16

U1
VDD_A

BP_BG

REGI

GIO2

J3
CKO

L1 C15 REGI
470pF 1
56nH 1
BP_RSSI GIO1
15 GIO1 GND
2
C13 C3 CKO
100pF 3
J1 2.7pF 2
RFI SDIO
14 SDIO GIO2
4
TRX C12 C16 C14 GIO1
L4 L5 5
27pF 3 13 SCK SDIO
0 0
RFO A7108 SCK
SCK
6
7
0 0 C19 C20 C8 4 12 SCS SCS
NC NC NC L2 GND SCS 8
GND
L3 39nH C6 VDA 5 11 VDD_PLL X_CLK
9
GND_PLL

VDD_PLL

NC VDD_VCO VDD_D 10
C11
1uF C7
CON/10P 2.0
HPF LPF
XO

J4
CP

XI

10nF 1
C9 REGI
A7108 1uF 2
10
6

VDD_PLL8

C ON/2P 1.27
HPF, LPF is safety for CE 2.2uF
XO
XI

J5
1
C17 C10 2
2.2nF C ON/2P 1.27
NC
C18 R5
820 Y2
33nF

12.8MHz

Xtal Cload 建议值 20 pF

Apr., 2011, Version 0.2


49 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

19.5 MD7108-A50 (470MHz ~510MHz Band)

C5 C1
2.2uF 10uF
C4

480MHz Band 1nF


J3

REG I

GIO 2
REGI

CKO
C2 1
GND
2.2uF 2
VDA CKO
3
GIO2

20
19
18
17
16
4
GIO1
5
U1 SDIO
6
SCK

REG I
VDD_ A
BP_ BG

G IO 2
7

CKO
SCS
C15 8
L1 GND
470pF 1 9
39nH BP_RSSI GIO1
15 GIO1 X_CLK
10
C13 C3
1.8pF 100pF 2
RFI SDIO
14 SDIO
CON/10P 2.0
C12 C16 C14
L4 L5 27pF 3 13 SCK
RFO SCK
0 0 A7108
RFIN 0 0 C19 C20 C8 4 12 SCS
NC NC NC L2 GND SCS
L3 33nH C6 VDA 5 11 VDD_PLL

GND _PLL

VDD _PLL
NC C21
VDD_VCO VDD_D
1uF C7
J4

HPF LPF

XO
1

CP

XI
10n
C9
F 2
REGI
A7108 1uF CON/2P 1.27

10
6
7
V DD _ PL L8
9
J5
2.2uF

XI
XO
1
2
C17 CON/2P 1.27
2.2nF C24
NC
C18 R5
33nF 820 Y2
12.8MHz

Xtal Cload 建议值 20 pF

20. 缩写
ADC Analog to Digital Converter
AFC Automatic Frequency Compensation
AGC Automatic Gain Control
BER Bit Error Rate
BW Bandwidth
CD Carrier Detect
CRC Cyclic Redundancy Check
FEC Forward Error Correction
FIFO First in First out
FSK Frequency Shift Keying
ID Identifier
IF Intermediate Frequency
ISM Industrial, Scientific and Medical
LO Local Oscillator
MCU Micro Controller Unit
PFD Phase Frequency Detector for PLL
PLL Phase Lock Loop
POR Power on Reset
RX Receiver
RXLO Receiver Local Oscillator
RSSI Received Signal Strength Indicator
SPI Serial to Parallel Interface
SYCK System Clock for digital circuit
TX Transmitter
TXRF Transmitter Radio Frequency
VCO Voltage Controlled Oscillator
XOSC Crystal Oscillator
XREF Crystal Reference frequency
XTAL Crystal

Apr., 2011, Version 0.2


50 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

21. 订单(料号)信息

Part No. Package Units Per Reel / Tray

A71X08AQFI/Q QFN20L, Pb Free, Tape & Reel, -40℃~85℃ 3K

A71X08AQFI QFN20L, Pb Free, Tray, -40℃~85℃ 490EA

A71X08AH Die form, -40℃~85℃ 250EA

Apr., 2011, Version 0.2


51 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

22. 包装信息
QFN 20L (4 X 4 X 0.8mm) Outline Dimensions unit: inches/mm

TOP VIEW BOTTOM VIEW

0.25 C D2
D
15 11 11 15

L
16 10

10
16

E2
E

e
20
6

20 6
0.25 C

1 5 5 1
e b
0.10 M C A B

// 0.10 C
A
A1

y C
A3

Seating Plane C

Symbol Dimensions in inches Dimensions in mm


Min Nom Max Min Nom Max
A 0.028 0.030 0.032 0.70 0.75 0.80
A1 0.000 0.001 0.002 0.00 0.02 0.05
A3 0.008 REF 0.203 REF
b 0.007 0.010 0.012 0.18 0.25 0.30
D 0.154 0.158 0.161 3.90 4.00 4.10
D2 0.075 0.079 0.083 1.90 2.00 2.10
E 0.154 0.158 0.161 3.90 4.00 4.10
E2 0.075 0.079 0.083 1.90 2.00 2.10
e 0.020 BSC 0.50 BSC
L 0.012 0.016 0.020 0.30 0.40 0.50
y 0.003 0.08

Apr., 2011, Version 0.2


52 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

23. 正印信息

A71X08AQFI

¡ Part No. : A71X08AQFI


¡ Pin Count : 20
¡ Package Type : QFN
¡ Dimension : 4*4 mm
¡ Mark Method : Laser Mark
¡ Character Type : Arial

K 7108 C1 L
C2

F 8
NNNNNNNNN G
C3
Y Y WW X A

D B
I

v CHARACTER SIZE : (Unit in mm)

A : 0.55 Y YWW : DATECODE


B : 0.36
C1 : 0.25 C2 : 0.3 C3 : 0.2 X : PKG HOUSE ID
D : 0.03
N N N N N N N N N : LOT NO.
F=G (max. 9 characters)
I=J
K=L

0.80

0.68
0.65
7108 1.60

8
Apr., 2011, Version 0.2
53 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

24.温度曲线(Reflow)

Apr., 2011, Version 0.2


54 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

25. 卷带规格
Cover / Carrier Tape Dimension

Unit: mm
TYPE P A0 B0 P0 P1 D0 D1 E F W
20 QFN 4*4 8 4.35 4.35 4.0 2.0 1.5 1.5 1.75 5.5 12
24 QFN 4*4 8 4.4 4.4 4.0 2.0 1.5 1.5 1.75 5.5 12
32 QFN 5*5 8 5.25 5.25 4.0 2.0 1.5 1.5 1.75 5.5 12
QFN3*3 / DFN-10 4 3.2 3.2 4.0 2.0 1.5 - 1.75 1.9 8
20 SSOP 12 8.2 7.5 4.0 2.0 1.5 1.5 1.75 7.5 16
24 SSOP 12 8.2 8.8 4.0 2.0 1.5 1.5 1.75 7.5 16

TYPE K0 t COVER TAPE WIDTH


20 QFN (4X4) 1.1 0.3 9.2
24 QFN (4X4) 1.4 0.3 9.2
32 QFN (5X5) 1.1 0.3 9.2
QFN3*3 / DFN-10 0.75 0.25 8
20 SSOP 2.5 0.3 13.3
24 SSOP 2.1 0.3 13.3

Apr., 2011, Version 0.2


55 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

REEL DIMENSIONS

Unit: mm
TYPE G N T M D K L R
20 QFN(4X4)
24 QFN(4X4) 12.8+0.6/- 13.0+0.5/-
100 REF 18.2(MAX) 1.75±0.25 2.0±0.5 330+ 20.2
32 QFN(5X5) 0.4 0.2 0.00/-1.0
QFN(3X3) / DFN-10

20 SSOP 16.4+2.0/- 13.0+0.2/- 330+


24 SSOP 100 REF 22.4(MAX) 1.75±0.25 1.9±0.4 0.00/-1.0 20.2
0.0 0.2

Apr., 2011, Version 0.2


56 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver

26 Product Status
Data Sheet Identification Product Status Definition
Objective Planned or Under Development This data sheet contains the design
specifications for product development.
Specifications may change in any manner
without notice.

Preliminary Engineering Samples This data sheet contains preliminary data, and
and First Production supplementary data will be published at a later
date. AMICCOM reserves the right to make
changes at any time without notice in order to
improve design and supply the best possible
product.

No Identification Noted Full Production This data sheet contains the final specifications.
AMICCOM reserves the right to make changes
at any time without notice in order to improve
design and supply the best possible product.
Obsolete Not In Production This data sheet contains specifications on a
product that has been discontinued by
AMICCOM. The data sheet is printed for
reference information only.

RF ICs AMICCOM
总公司
30078 新竹科学工业园区力行一路一号一楼 A3
Tel: 886-3-5785818
Fax: 886-3-5785819

深圳办公室
518031 深圳市福田区深南中路2010号东风大厦2003室

Web Site
http://www.amiccom.com.tw

Apr., 2011, Version 0.2


57 AMICCOM Electronics Corporation

You might also like