Document Title: 315/433/868/915Mhz FSK/GFSK Transceiver
Document Title: 315/433/868/915Mhz FSK/GFSK Transceiver
Document Title
高效能 315/433/868/915MHz FSK/GFSK 无线收发器,2K ~ 250Kbps 传输能力
Revision History
Rev. No. History Issue Date Remark
0.1 Initial issue Feb., 2011 Preliminary
0.2 Update technical data and add GFSK modulation. Apr., 2011
0.3 Add TX power setting and modify Figure 12.1 July, 2011
0.4 Modify GRS bit (00h), Figure 12.2 and tape reel information. July, 2011
Add Shenzhen office address.
0.5 Modify TX matching (L2) to reduce TX current for 868MHz. Sep., 2011
Add 315MHz RF data and schematic.
0.6 Modify description of Ch 12 and Ch 13. Correct Figure 12.1. Jan., 2012
Add section 19.5 (MD7108-A50)
Important Notice:
AMICCOM reserves the right to make changes to its products or to discontinue any integrated circuit product or service
without notice. AMICCOM integrated circuit products are not designed, intended, authorized, or warranted to be suitable
for use in life-support applications, devices or systems or other critical applications. Use of AMICCOM products in such
applications is understood to be fully at the risk of the customer.
目录
1. 一 般描 述 ............................................................................................................................................................... 4
2. 一 般应 用 ............................................................................................................................................................... 4
3. 功 能 ...................................................................................................................................................................... 4
4. 脚 位配 置 ............................................................................................................................................................... 5
5. RF Ch i p 方 块图 .................................................................................................................................................. 6
6. 脚 位描 述 ............................................................................................................................................................... 6
7. 绝 对最 大值 ........................................................................................................................................................... 7
8. 电 器特 性 ............................................................................................................................................................... 8
9. 控 制缓 存器 ( Co n t r ol Reg i s t er ) ....................................................................................................................... 11
9 . 2 控 制 缓 存器 描 述 ......................................................................................................................................... 12
9 . 2 . 1 Sy st em c l o c k ( Ad d r es s : 0 0 h) ................................................................................................... 12
9 . 2 . 2 PL L I ( Ad d r es s : 0 1 h ) ................................................................................................................. 12
9 . 2 . 3 PL L I I ( Ad d r es s : 0 2 h ) ................................................................................................................ 13
9 . 2 . 4 PL L I II ( Ad dr es s : 0 3 h ) ............................................................................................................... 13
9 . 2 . 5 PL L I V ( Ad dr es s : 0 4 h ) ............................................................................................................... 13
9 . 2 . 6 Cr y s t al ( Ad d r es s : 0 5 h ) ............................................................................................................... 14
9 . 2 . 7 TX I ( Ad d r es s : 0 6 h ) Pa g e 0 ..................................................................................................... 15
9 . 2 . 7 . 1 W O R I ( Ad d r es s : 0 6 h ) Pa g e1 ............................................................................................... 15
9 . 2 . 7 . 2 W O R II ( Ad dr es s : 0 6 h ) Pa g e 2 ............................................................................................ 16
9 . 2 . 7 . 3 RF Cu r r en t ( Ad d r es s : 0 6 h) Pa g e 3 ..................................................................................... 16
9 . 2 . 7 . 4 Po wer Ma n a g e ( Ad d r es s : 0 6 h ) Pa g e 4 .............................................................................. 17
9 . 2 . 7 . 5 AG C RSSI Th r es h o l d ( Ad d r es s : 0 6 h ) Pa ge 5 .................................................................. 17
9 . 2 . 7 . 6 AG C Co n t r ol ( Ad d r es s : 0 6 h ) Pa g e 6 .................................................................................. 17
9 . 2 . 7 . 7 AG C Co n t r ol II ( Ad d r es s : 0 6 h) Pa g e 7 .............................................................................. 18
9 . 2 . 7 . 8 G PI O ( Ad d r es s : 0 6 h) Pa g e 8 .............................................................................................. 18
9 . 2 . 7 . 9 CKO ( Ad d r es s : 0 6 h ) Pa g e 9 ................................................................................................. 20
9 . 2 . 7 . 1 0 VCO c ur r en t ( Ad d r es s : 0 6 h) Pa g e 1 0 .............................................................................. 21
9 . 2 . 7 . 1 1 Ch a n n el G r o u p ( I) ( Ad dr es s : 0 6 h ) Pa g e 1 1 ................................................................... 21
9 . 2 . 7 . 1 2 Ch a n n el G r o u p ( II ) ( Ad d r es s : 0 6 h ) Pa g e 1 2 .................................................................. 21
9 . 2 . 8 TX I I ( Ad d r es s : 0 7 h ) .................................................................................................................. 21
9 . 2 . 9 RX I ( Ad dr es s : 0 8 h ) ................................................................................................................... 22
9 . 2 . 1 0 RX I I ( Ad d r es s : 0 9 h )................................................................................................................ 23
9 . 2 . 1 1 ADC ( Ad d r es s : 0 Ah) ................................................................................................................ 23
9 . 2 . 1 2 FI FO ( Ad d r es s : 0 Bh ) ............................................................................................................... 24
9 . 2 . 1 3 Co d e ( Ad d r es s : 0 Ch ) ............................................................................................................... 24
9 . 2 . 1 4 Pi n Co n t r ol ( Ad d r es s : 0 Dh ) ................................................................................................... 25
9 . 2 . 1 5 Ca li b r at i o n ( Ad d r es s : 0 Eh ) .................................................................................................... 26
9 . 2 . 1 6 Mo d e c o n t r o l ( Ad d r es s : 0 Fh) ................................................................................................. 27
10. SPI 界 面 .......................................................................................................................................................... 28
1 0 . 1 SPI Form at ........................................................................................................................................... 28
10. 2 SPI 时 序 图 ............................................................................................................................................. 29
1 0 . 3 操 作控 制 缓存 器( Co n t r o l r eg i s t er )...................................................................................................... 29
10. 4 SPI 时 序特 性 ........................................................................................................................................ 29
1 0 . 5 重 置命 令/ Res et Com m a n d ................................................................................................................. 30
1 0 . 6 重 置 TX FI FO 指 标/ Res et TX FI FO Po i n t er ................................................................................... 30
1 0 . 7 重 置 RX FI FO 指 标/ Res et Rx FI FO Po i nt er ................................................................................... 30
1 0 . 8 读 写 I D 命 令 ........................................................................................................................................... 30
1 0 . 9 读 写 FI FO 命 令/ FI FO R/W Com m a n d ............................................................................................... 31
1 1 石 英 震荡 器 ( Cr y s t al O s c il l at o r ) .................................................................................................................... 32
1 1 . 1 使 用外 部 的石 英 震荡 器........................................................................................................................... 32
1 1 . 2 使 用外 部 的时 钟 ...................................................................................................................................... 32
12. 系统频率 ............................................................................................................................................................. 33
12.1 时 钟产 生 器................................................................................................................................................ 33
12.2 系统时锺与 中频 滤 波器 .............................................................................................................................. 33
12.3 设定说明-以 12.8MHz 石英震荡器与 10Kbps 传输速度为例 .......................................................................... 34
12.4 设定说明-使用 19.6608MHz 石英震荡器设定特别的传输速度为例 ................................................................. 35
1 3 . 收 发器 频 率....................................................................................................................................................... 36
1 4 . 状 态机 .............................................................................................................................................................. 37
1 4 . 1 Key St r o b e Co m m a n d s ...................................................................................................................... 37
1 4 . 2 FI FO m o d e ............................................................................................................................................ 37
1. 一般描述
A 7 1 0 8 是 适 用 于 3 1 5 / 4 3 3 / 4 7 0 / 5 1 0/ 8 6 8 / 9 1 5 M Hz I S M b a n d s 的 无 线 应 用, 并 拥 有 m o n o l i t h i c 中 频 架构 的
FSK/ G FSK 收 发 器 。此 外 它非 常 适合 4 7 0 M Hz ~ 5 1 0 MH z 中 国 的 无线 抄 表系 统与 8 6 8 M Hz 欧 洲 W ir el es s
Met er Bu s (W i r el es s M- Bu s ) 。
A 7 1 0 8 是 笙 科 电子 高 效能 S u b 1G H z 家 组 芯 片 中的 一员 。 它是 低 功耗 的 解 决方 案 ,另 外 也提 供 先进 的 无线
功 能 , 例 如 可 程 序 化 功 率 放 大 器 , 其 最 大 功 率 可 到 19 d Bm , 与 低 噪 声 高 灵 敏 度 的 接 收 器 (- 11 5 d Bm @
1 0 K b p s , - 111 d Bm @ 5 0 K b p s , 4 3 3 M Hz b a n d ) 。 综合 以 上 的功 能 ,A 7 1 0 8 不 需 外 加 L N A 与 P A 就 可 适用
于 长 距 离应 用 。
A 7 1 0 8 的 传 输 速度 是 可程 序 化的 ,从 2 K 到 2 5 0 K b ps 可 满 足 不同 的 系统 需 求。 对 于电 池 供电 的 系统 A 7 1 0 8
有 快 速 的换 频 机制 ( 3 5 u s @ P L L s et t i n g t i m e) , Xta l set t i n g t im e( 50 0 us ) 与内 建 稳压 器 s et t i n g t im e( 4 5 0
u s ) 。 这 些功 能 均可 减 少平 均 电源 功 耗。
A 7 1 0 8 分 别 在 TX/ RX 都 有 6 4 - b y t e s 的 FI FO , 可 供 接 收 与 发 射 数 据 。 在 封 包 处 里 的 功 能 上 , 支 持 CRC , 可 用
于 错 误 侦 测 ; FEC 可 提 供 每 个 wo rd 的 1 - bi t 错 误 更 正 ; RSSI 可 用 于 通 道 干 净 评 估 ; 内 建 的 温 度 传 感 器 可 用 于
量 测 相 对温 度 ;W O R( wa ke o n RX) 支 持 周 期 性 的从 休眠 状 态 醒来 , 并进 入 接收 模 式。 使 用W O R功 能 , MCU
可 以 继 续 在 休 眠模 式 , 而 A 7 1 0 8 就 可 以接 收 到 封包 ; D a ta w h i t en i n g 用 于 资 料 加 密/ 解 密 。 全部 的 功 能 都被 整
合 在 Q FN 4 X4 2 0脚 位的 小 包装 内 。
附 加 的 功 能 可 以 简 化 系 统 设 计 与 降 低 成 本 , 这 些 功 能 如 内 建 稳 压 器 , 低 电 压 侦 测 , 曼 彻 思 特 编 码 ( M a n c h es t er
en c o d i n g ) , 载 波 侦 测 , p r e am b l e 侦 测 , FI F O m o d e 的 框 架 同 步 , 自 动 频 率 捕 偿 ( A u t o F r eq u en c y
c om p en s a t i o n ) , 自动 校 正 ( VCO , I F Fi lt er ) , 可 程 序化 I F 过 滤器 , 支持 多种 X ta l 频 率 ,内 建 X ta l 补偿 电
容 , 与 MCU 共 享频 率 。使 用像 A 7 1 0 8 这 样的 高 效能与 高 度 整合 芯 片, 在 I S M b a n d s 的 产品 可 以降 低 整体
的成本。
2. 一般应用
n I S M b a n d 无 线 数 据通 讯 n W ir el es s M- Bu s
n 智 能 摇 控器 n 家 庭 自 动化
n RKE ( Rem o t e Key l es s En t ry ) n 自 动 抄 表系 统 ( A M R/ A u t o M et e r R e a d i n g )
3. 功能
n 小封装 (QFN 4X4, 20 pins).
n 可 使 用 的频 率 : 3 1 5 / 4 3 3/ 4 7 0 / 8 6 8 / 9 1 5 M Hz.
n FSK 与 G FSK 调 变
n 支 持 3 线 式或 4 线 式 SPI
n 深 度 休 眠电 流 ( 0 . 2 u A ).
n 休 眠 电 流 ( 2 u A) .
n TX 电 流 4 3 3 M Hz: 3 0 m A @ 1 0 d Bm , 7 0m A @ 1 7 d Bm .
n TX 电 流 8 6 8 M H z: 3 8 m A @ 9 d Bm , 5 5m A @ 1 3 d Bm .
n RX 电 流 ( AG C O ff ) 4 34 MHz: 1 3. 5 m A 与 8 6 8 M H z: 1 4 . 5 m A.
n 内 建 电 压稳 压 器, 输 入电 压 2 . 0 ~ 3 . 6 V.
n 可 程 序 化传 输 速度 , 可 从 2 K b ps 到 2 5 0 K b ps .
n 分 别 在 TX/ RX有 实体 的 6 4 b yt es FI FO
n 使 用 FI FO 延 伸功 能 最多 可 到 2 5 6 b y t e s .
n 高 接 收 灵敏 度 ( 以 4 3 3. 9 2 M H z 为 例 )
u - 11 7 d B m 当传 输 速度 为 2 K b ps
u - 11 4 d B m 当 传 输速 度 为 1 0 K b ps
u - 11 0 d B m 当 传 输速 度 为 5 0 K b ps
u - 1 0 7 d B m 当 传 输速 度 为 1 0 0 K b ps
u - 1 0 6 d B m 当 传 输速 度 为 1 5 0 K b ps
u - 1 0 3 d B m 当 传 输速 度 为 2 5 0 K b ps
n 快 速 换 频设 计 ( 35 u s @ P LL s et t li n g t im e).
4. 脚位配置
图 4 . 1 Q FN4 x4 包 装 上视 图
5. RF Chip 方块图
图 5 . 1 系 统方 块 图
6. 脚位描述
No t e: I (i n pu t ), O ( o ut p ut ), G (G r ou nd ).
20 VDD_A O 模 拟 电 源输 出 ,须 连 接到 旁 路电 容 。
Back side
G 接 地 。 I C 背 面 须 连 接 到 PCB 的 地 , 会 影 响 RF 效 能 。
p l at e
7. 绝对最大值
* D e v i c e i s E S D s e n s i t i v e . U s e a p p r o p r i a t e E S D p r e c a u t i o n s . H B M ( H u m a n B o d y M o d e ) i s t es t e d u n d e r
M I L - S T D - 8 8 3 F M e t h o d 3 0 1 5 . 7 . M M ( M ac h i n e M o d e ) i s t es t e d u n d e r J E D E C E I A / J E S D 2 2 - A 11 5 - A .
*D evic e is Mois tu r e S ens it ivit y L evel I II ( MS L 3) .
* R F I p i n i s M M ± 7 5 V.
8. 电器特性
( Ta = 2 5 ℃ , V D D = 3 . 3 V , F X T A L = 1 2 . 8 M H z , F S K m o d u l a t i o n w i t h M a t c h i n g c i r c u i t a n d l o w / h i g h p as s f i l t e r, O n
C h ip R e g u l a t o r = 1 . 8 V , R F O i s p o w e r e d b y V D D = 3 . 3 V , u n l e s s o t h e r w i s e n o t e d . )
Parameter Description Min. Typ. Max. Unit
General
Operating Temperature -40 85 °C
Supply Voltage 2.0 3.3 3.6 V
Current Consumption Deep Sleep Mode 0.2 uA
(no register retention) 1
Sleep Mode 1 2 uA
Idle Mode(Xtal off) 0.25 mA
Standby Mode(Xtal on) 1.5 mA
Current Consumption PLL mode 8.5 mA
433MHz band
RX mode (AGC Off) 13.5 mA
RX mode (AGC On) 14.5 mA
TX -12dBm (TBG=0, TDC=0, PAC=0) 16 mA
TX 1dBm (TBG=1, TDC=0, PAC=0) 20 mA
TX 5dBm (TBG=2, TDC=0, PAC=0) 22 mA
TX 10dBm (TBG=3, TDC=0, PAC=0) 30 mA
TX 13dBm (TBG=4, TDC=0, PAC=0) 39 mA
TX 15dBm (TBG=5, TDC=0, PAC=0) 48 mA
TX 16dBm (TBG=6, TDC=0, PAC=0) 55 mA
TX 17dBm (TBG=7, TDC=2, PAC=1) 70 mA
TX 17.5dBm (TBG=7, TDC=3, PAC=3) 78 mA
Current Consumption TX 20dBm (TBG=7, TDC=2, PAC=1) 70 mA
315MHz band Without LPF and HPF.
Current Consumption PLL mode 8.5 mA
868MHz band 14 mA
RX mode (AGC Off)
RX mode (AGC On) 15.5 mA
TX -16dBm (TBG=0, TDC=0, PAC=0) 16 mA
TX -2dBm (TBG=3, TDC=0, PAC=0) 20 mA
TX 2dBm (TBG=4, TDC=0, PAC=0) 23 mA
TX 6dBm (TBG=5, TDC=0, PAC=0) 29 mA
TX 10dBm (TBG=6, TDC=0, PAC=0) 37 mA
TX 12dBm (TBG=7, TDC=0, PAC=0) 45 mA
TX 13dBm (TBG=6, TDC=1, PAC=0) 52 mA
TX 15dBm (TBG=7, TDC=1, PAC=0) 60 mA
TX 16dBm (TBG=7, TDC=2, PAC=0) 70 mA
TX 17dBm (TBG=7, TDC=3, PAC=0) 75 mA
TX 18dBm (TBG=7, TDC=2, PAC=3) 93 mA
Phase Locked Loop
X’TAL Settling Time 2 Idle to standby, 49US type 0.5 ms
X’TAL frequency General case 12.8/16 MHz
Data rate = 250Kbps 16 MHz
Data rate = 32.768K or 16.384Kbps 12.582912 MHz
Data rate = 38.4Kbps 19.6608 MHz
X’TAL ESR 100 Ohm
N o t e 1 : W h en d i g i t al I /O p i n s a r e c o n fi g u r e d a s i n p u t , t h o s e p i n s s h al l N O T b e f l o at i n g b u t p ul l
ei t h e r h i g h o r l o w ( S C S s h al l b e p u l l ed h i g h o nl y ) ; o t h er w i s e, l ea k a g e c u r r e n t w i l l b e
i n d u c ed .
Note 2: Xtal settling time is depend on Xtal package type, Xtal ESR and Xtal Cm.
Note 3: Max Data rate= 50kbps @50K Mode, Max Data rate= 150kbps @150K Mode.
9. 控制缓存器(Control Register)
A 7 1 0 8 总 共 有 2 8 x1 6 b i t s的控 制 缓存 器, 可 以经 由 3 线或 4 线 式 的 SPI来 读/ 写 这些 缓 存器 。 全部 的 控制 缓 存器
都 列 在 下表 。
9.1 控 制 缓 存 器 列 表
Add/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0
00h W SDR6 SDR5 SDR4 SDR3 SDR2 SDR1 SDR0 GRS GRC4 GRC3 GRC2 GRC1 GRC0 CSC2 CSC1 CSC0
Systemclock R SDR6 SDR5 SDR4 SDR3 SDR2 SDR1 SDR0 GRS GRC4 GRC3 GRC2 GRC1 GRC0 CSC2 CSC1 CSC0
01h
W RXCC RXCP1 RXCP0 MDIV RRC3 RRC2 RRC1 RRC0 IP7 IP6 IP5 IP4 IP3 IP2 IP1 IP0
PLL I
02h
W FP15 FP14 FP13 FP12 FP11 FP10 FP9 FP8 FP7 FP6 FP5 FP4 FP3 FP2 FP1 FP0
PLL II
03h W AFC MC14 MC13 MC12 MC11 MC10 MC9 MC8 MC7 MC6 MC5 MC4 MC34 MC24 MC1 MC0
PLL III R AFC MC14 MC13 MC12 MC11 MC10 MC9 MC8 MC7 MC6 MC5 MC4 MC34 MC24 MC1 MC0
04h
W ROSCS RSIS CKX2 MD1 PDL2 PDL1 PDL0 MD0 VCS1 VCS0 CPS CPC1 CPC0 SDPW NSDO EDI
PLL IV
05h
W PGAS3 PGAS2 PGAS1 PGAS0 -- CRCINV RTOE RTCI RTC1 RTC0 RTCE XCC XCP1 XCP0 CGS XS
Crystal
06h
W -- LODV1 LODV0 TME GS FDP2 FDP1 FDP0 FD7 FD6 FD5 FD4 FD3 FD2 FD1 FD0
PA0(TX I)
WOR_ WOR_ WOR_ WOR_ WOR_ WOR_ WOR_ WOR_ WOR_ WOR_ WOR_ WOR_ WOR_ WOR_ WOR_ WOR_
06h W
AC5 AC4 AC3 AC2 AC1 AC0 SL9 SL8 SL7 SL6 SL5 SL4 SL3 SL2 SL1 SL0
PA1(W ORI)
R -- -- -- -- -- -- -- -- VBD RCO6 RCO5 RCO4 RCO3 RCO2 RCO1 RCO0
RSSC RSSC RS RS RS
06h W HWCKS WN3 WN2 WN1 WN0 CALWR RCOSE TSEL TWSOE RCOT1 RCOT0
_D1 _D0 _DLY2 _DLY1 _DLY0
PA2(WOR2)
R -- -- -- -- -- -- -- -- -- -- CALWR -- -- -- -- --
06h W QCLIM RF23D1 RF23D0 PRRC1 PRRC0 PRIC1 PRIC0 RMP1 RMP0 TRT2 TRT1 TRT0 ASMV2 ASMV1 ASMV0 AMVS
PA3(RFI) R RHM7 RHM6 RHM5 RHM4 RHM3 RHM2 RHM1 RHM0 RLM7 RLM6 RLM5 RLM4 RLM3 RLM2 RLM1 RLM0
06h
W CST POWRS CELS STS LVR RGS RGC1 RGC0 SPSS RGV1 RGV0 QDS BVT2 BVT1 BVT0 BDS
PA4(PM)
06h
W IRTH7 IRTH6 IRTH5 IRTH4 IRTH3 IRTH2 IRTH1 IRTH0 IRTL7 IRTL6 IRTL5 IRTL4 IRTL3 IRTL2 IRTL1 IRTL0
PA5(RTH)
06h W -- VRSEL MS MSCL4 MSCL3 MSCL2 MSCL1 MSCL0 HDM AGCE MXD EXRSI LGM1 LGM0 MGM1 MGM0
PA6(AGC) R -- -- -- -- -- -- -- -- -- -- -- -- LGC1 LGC0 MGC1 MGC0
06h
W -- -- -- -- -- -- -- -- -- -- -- -- TXIB1 TXIB0 RSA1 RSA0
PA7(AGC2)
06h
W WRCKS MCNT1 MCNT0 DDPC GIO2S3 GIO2S2 GIO2S1 GIO2S0 G2I G2OE GIO1S3 GIO1S2 GIO1S1 GIO1S0 G1I G1OE
PA8(GPIO)
06h
W INTXC XCL4 XCL3 XCL2 XCL1 XCL0 WSEL2 WSEL1 WSEL0 CKOS3 CKOS2 CKOS1 CKOS0 CKOI CKOE SCT
PA9(CKO)
06h W -- -- -- -- -- -- -- -- -- -- -- VCOC3 VCOC2 VCOC1 VCOC0 MVCS
PA10(VCB) R -- -- -- -- -- -- -- -- -- -- -- VCCF VCB3 VCB2 VCB1 VCB0
06h W -- -- -- -- FPL3 FPL2 FPL1 FPL0 IPL7 IPL6 IPL5 IPL4 IPL3 IPL2 IPL1 IPL0
PA11(CHG1)
R -- -- -- -- FPL3 FPL2 FPL1 FPL0 IPL7 IPL6 IPL5 IPL4 IPL3 IPL2 IPL1 IPL0
06h W -- -- -- -- FPH3 FPH2 FPH1 FPH0 IPH7 IPH6 IPH5 IPH4 IPH3 IPH2 IPH1 IPH0
PA12(CHG2)
R -- -- -- -- FPH3 FPH2 FPH1 FPH0 IPH7 IPH6 IPH5 IPH4 IPH3 IPH2 IPH1 IPH0
07h W MCNTR DPR2 DPR1 DPR0 BT1 BT0 TDL1 TDL0 TXDI PAC1 PAC0 TDC1 TDC0 TBG2 TBG1 TBG0
TX II R ID15 ID14 ID13 ID12 ID11 ID10 ID09 ID8 ID7 ID6 ID5 ID4 ID3 ID2 ID1 ID0
08h
W ETH2 DMT MPL1 MPL0 SLF2 SLF1 SLF0 ETH1 ETH0 DMOS DMG1 DMG0 IFBW1 IFBW0 ULS HGM
RX I
09h W RXDI PMD1 PMD0 DCV7 DCV6 DCV5 DCV4 DCV3 DCV2 DCV1 DCV0 DCL2 DCL1 DCL0 DCM1 DCM0
RX II R -- -- -- -- -- -- -- ADCO8 ADCO7 ADCO6 ADCO5 ADCO4 ADCO3 ADCO2 ADCO1 ADCO0
0Ah W ARSSI RADC AVSEL1 AVSEL0 MVSEL1 MVSEL0 XADS CDM RTH7 RTH6 RTH5 RTH4 RTH3 RTH2 RTH1 RTH0
ADC R PWR XEM PLLEM TRSM TREM -- ADC7 ADC6 ADC5 ADC4 ADC3 ADC2 ADC1 ADC0
0Bh
W FPM1 FPM0 PSA5 PSA4 PSA3 PSA2 PSA1 PSA0 FEP7 FEP6 FEP5 FEP4 FEP3 FEP2 FEP1 FEP0
FIFO
0Ch
W ERSSM IDL1 WS6 WS5 WS4 WS3 WS2 WS1 WS0 MCS WHTS FECS CRCS IDL0 PML1 PML0
Code
0Dh
W RFT2 RFT1 RFT0 PRS SCMDS PCS1 PCS0 IRQI IRQ1 IRQ0 IRQE CKOI CKO1 CKO0 CKOE SCKI
Pin control
0Eh W MSCRC VTL2 VTL1 VTL0 VTH2 VTH1 VTH0 MVBS MVB2 MVB1 MVB0 MFBS MFB3 MFB2 MFB1 MFB0
Calibration R FCD4 FCD3 FCD2 FCD1 FCD0 DVT1 DVT0 VBCF VB2 VB1 VB0 FBCF FB3 FB2 FB1 FB0
0Fh W DFCD VBS SWT RSSC VCC -- WORE FMT FMS CER PLLE TRSR TRER VBC FBC ADCM
Modecontrol
R -- -- -- RSSC VCC FECF CRCF FMT FMS CER PLLE TRSR TRER VBC FBC ADCM
L eg en d : - - = u nim pl em en t ed
9.2 控制缓存器描述
9. 2. 1 System cl o ck ( Ad d ress: 0 0h )
Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0
00h W SDR6 SDR5 SDR4 SDR3 SDR2 SDR1 SDR0 GRS GRC4 GRC3 GRC2 GRC1 GRC0 CSC2 CSC1 CSC0
System clock R SDR6 SDR5 SDR4 SDR3 SDR2 SDR1 SDR0 GRS GRC4 GRC3 GRC2 GRC1 GRC0 CSC2 CSC1 CSC0
Reset 0 0 0 0 0 0 0 0 0 0 1 0 0 0 0 0
SDR[6:0]: 传输速度除频器
1 f system
如 果 DMOS (08h) 设定为 0, Data rate = × ( 建议 使 用)
128 SDR[6 : 0] + 1
1 f CSCK
如 果 DMOS (08h) 设定为 1, Data rate = ×
64 SDR[6 : 0] + 1
GRS: Reference Clock Selection for the internal PLL CLK Generator.
[0]: PLL CLK Gen. = FCGRF x 48
[1]: PLL CLK Gen. = FCGRF x 32
FCGRF 是从以下的 GRC 除法器得到。
可 参 考 第 1 2 章 有更 详 细的 说 明。
9. 2. 2 PL L I ( Ad d ress: 01h )
Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0
01h
W RXCC RXCP1 RXCP0 MDIV RRC3 RRC2 RRC1 RRC0 IP7 IP6 IP5 IP4 IP3 IP2 IP1 IP0
PLL I
Reset 0 0 0 1 0 0 0 0 1 0 0 0 0 0 0 0
IP[7:0]: LO 频率整数部分设定。
可 参 考 第 1 3 章 有更 详 细的 说 明。
FP[15:0]: LO 频率小数部分设定。
1 FP[15 : 0]
f RF = f PFD × ( IP[7 : 0] + ) (unit: Hz)
n 216
公 式 中 的 f RF 是 RF 频 率 , n 是 VCO 除法器。
公 式 中 f PFD = f Xtal ¸ ( RRC[3 : 0] + 1) ,是 RF_PLL 的比较频率。
设定 MD = [01],则 n = 2,是使用 868M / 915MHz band
设定 MD = [10] ,则 n =4,是使用 433M / 510MHz band
设定 MD = [11] ,则 n =6, 315MHz band
9. 2. 4 P L L I I I ( Ad d ress: 0 3h )
Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0
03h W AFC MC14 MC13 MC12 MC11 MC10 MC9 MC8 MC7 MC6 MC5 MC4 MC34 MC24 MC1 MC0
PLL III R AFC MC14 MC13 MC12 MC11 MC10 MC9 MC8 MC7 MC6 MC5 MC4 MC34 MC24 MC1 MC0
Reset 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
[ 1 0] : 将 RF 设 定 在 4 3 3 M Hz B a n d 与 5 1 0 M H z。
[ 11 ] : 将 RF 设 定 在 3 1 5 M Hz B a n d。
注意: MD[1:0] 是被用于缓存器(02h)的公式与(06h, page0)的 Fdev.
PDL[2:0]: PLL Settling Delay Time 设定。 建议 PDL [2:0] 设定为 [011],则为 80 us。
PGAS[3:0]: 为(0x06)缓存器设定页面。
CRCE: CRC Mode 设定。
[ 0 ] : CRC- CCI TT (X 1 6 + X 1 2 + X 5 + 1 ) . [ 1]: 保留 给 内部 使 用 .
CRCINV: CRC Inverted Select.
[ 0 ] : 关 闭. [ 1] : 启 动
RTOE: 保留给内部使用。 必须设定为 [0].
RTCI: 保留给内部使用。必须设定为[0].
RTC[1:0]: 保留给内部使用。必须设定为[00].
RTCE: 保留给内部使用。必须设定为[0].
XCC: Crystal Current setting. 建议 XCC 设定为[0].
[ 0 ] : 低 电 流 [ 1 ] : 高 电流
XCP[1:0]: Crystal Regulating Couple setting. 建议 XCP 设定为[00].
CGS: Clock Generation Selection.
[ 0 ] : 关 闭 ,主 要 的时 钟 与 F m s c k 是 从 X ta l 得 到。
[ 1 ] : 启 动 ,主 要 的时 钟 与 F m s c k 是 从 内部 时钟 产 生器 得到 , 请参考参考第 12 章有更详细的说明。
XS: Crystal Oscillator Selection. 建议 XS 设定为 [1].
[ 0 ] : 关 闭 , 从 XI 脚 位 获得 外 部的 时 钟。
9. 2. 7 T X I ( Ad d ress: 06h ) P ag e 0
Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0
06h
W LODV1 LODV0 TME GS FDP2 FDP1 FDP0 FD7 FD6 FD5 FD4 FD3 FD2 FD1 FD0
TX I
Reset 0 0 1 0 1 0 1 0 1 0 0 0 0 0 0
Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8
W OR Act ive Per iod = (W AC[5: 0] +1) x ( 1/4092), ( 244us ~ 15. 6ms ).
W O R S l e e p P e r i o d = (W S L [ 9 : 0 ] + 1 ) x ( 1 / 4 0 9 2 ) , ( 7 . 8 m s ~ 7 . 9 9 s ) .
X ta l O s c.
R C O sc.
S ta rt W O R RX
G IO 1 P in
s le e p s le e p
(W T R )
W O R_S L W O R_AC W O R _S L
RS_DLY [2:0]: RSSI Measurement Delay while in RX mode. 建议 RS_DLY 设定为 [000].
[ 0 0 0 ] : 1 0 u s . [ 0 0 1 ] : 2 0 u s . [ 0 1 0 ] : 3 0 u s . [ 0 11 ] : 4 0 u s . [ 1 0 0] : 5 0 u s . [ 1 0 1 ] : 6 0 u s . [ 11 0 ] : 7 0 u s . [ 111 ] :
80us.
HWCKS: WOR Clock Select.
[0] : 4.096KHz [1] : 2. 048KHz.
WN[3:0]: The number of RX wake up times.
W ak e u p t i m e s = ( W N [ 3 : 0 ] + 1 ) .
CALWR: WOR Calibration Flag.
[ 0 ] : pas s. [ 1] : f ail .
RCOSC_E: RC Oscillator for WOR.
[0] : 关 闭. [ 1] : 启 动.
9. 2. 7. 3 RF Cu rren t ( Ad d ress: 0 6h ) P ag e 3
Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0
06h W QCLIM RF23D1 RF23D0 PRRC1 PRRC0 PRIC1 PRIC0 RAMP1 RAMP0 TRT2 TRT1 TRT0 ASMV2 ASMV1 ASMV0 AMVS
RFI R RHM7 RHM6 RHM5 RHM4 RHM3 RHM2 RHM1 RHM0 RLM7 RLM6 RLM5 RLM4 RLM3 RLM2 RLM1 RLM0
Reset 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
9. 2. 7. 6 AG C Co n t ro l ( Ad d ress : 0 6h ) P ag e 6
Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0
06h W -- VRSEL MS MSCL4 MSCL3 MSCL2 MSCL1 MSCL0 HDM AGCE MXD EXRSI LGM1 LGM0 MGM1 MGM0
AGC R -- -- -- -- -- -- -- -- -- -- -- -- LGC1 LGC0 MGC1 MGC0
Reset -- -- 0 0 0 0 0 0 0 0 0 0 1 1 1 1
9. 2. 7. 7 AG C Co n t ro l I I ( Ad d ress: 06h ) P ag e 7
Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0
T XI B[ 1 : 0] : 保 留 给 内 部 使 用 。 必 须 设 定为 [ 0 0]。
RSAG C[ 1 : 0] : 保 留 给 内 部 使 用 。 必 须设 定 为 [ 0 0]。
WRCKS: WO R参 考 频 率 设 定 。
[0]: WOR 参考频率, 当 PF8M 等于或接近 6.4MHz.
[1]: WOR 参考频率,当 PF8M 等于或接近 8MHz.
M CNT[ 1: 0] : M ai n Cl oc k Di v i de r.
[00]: f MCNT = f MSCK
[01]: f MCNT = f MSCK / 2
[10]: f MCNT = f MSCK / 3
[11]: f MCNT = f MSCK / 4
请参考第 12 章有更详细的说明。
DDPC (Direct mode data pin control): Direct mode modem data can be accessed via SDIO pin.
[ 0 ] : 关 闭. [ 1] : 启 动 .
GIO2S [3:0]: GIO2 脚位功能设定。
如 果 使 用 d i r ec t m o d e 并 且 将 GI O 2 S 设 定为 [ 1 0 11 ] ,内 部 的 框架 同 步讯 号 将会 被 关闭 。 在 这条 件 下,
MCU 可 以 发 出 同 步 讯号 , 经 由 G IO 2 发 给 A 7 1 0 8 , 如此 可 以 提供 给 解调 器 D C 的参 考 电压 。
G2I: GIO2 pin output signal invert.
[ 0 ] : 非 反 相输 出 。 [ 1] : 反 相 输出 。
G2OE: GIO2 pin output enable.
[ 0 ] : Hi g h Z. [ 1] : 启 动 .
GIO1S [3:0]: GIO1 pin function select.
G IO 1 S
T X s ta t e R X s ta t e
[3:0]
[0000] W T R (W a i t u n t i l T X o r R X f i ni s h ed )
[0001] EO AC ( en d o f ac ces s F S YN C( f r am e s y n c )
c o d e)
[0010] T ME O ( T X m o d ul a t i o n CD( c ar r i er d et ec t )
en a b l e)
[ 0 0 11 ] E xt er n a l s y n c i n p u t ( f o r d i r e c t m o d e) ( on l y i n
SCT=0)
Pr ea m b l e Det ec t O ut p ut ( PMDO ) ( o n l y i n S C T= 1 )
[0100] M CU w a k eu p s i g n a l ( TW O R)
[0101] Q u a d r a t u r e p h a s e d em o d ul a t o r i n p ut ( D MI Q ) . o r
VT[ 1 ] (AG C)
[ 0 11 0 ] SDO ( 4 wi r es SPI d ata o ut )
[ 0 111 ] TRXD I n / O ut ( Di r ec t m od e )
[1000] RXD ( Di r ec t m o d e )
[1001] TXD ( Di r ec t m o d e )
[1010] PDN_T X
[ 1 0 11 ] E xt er n a l F S Y NC i n p u t i n R X di r e c t m o d e *
[ 11 0 0 ] Q u a d r a t u r e p h a s e d em o d ul a t o r i n p ut ( D MO Q ) .
[ 11 0 1 ] FPF
[ 111 0 ] Ba t t er y Det ec t f l ag . (BDF)
[ 1111 ] FMRDI . ( F I FO m od e RX i np ut f o r i n t er na l t es t )
如 果 使 用 d i r ec t m o d e 并 且 将 GI O 1 S 设 定为 [ 1 0 11 ] ,内 部 的 框架 同 步讯 号 将会 被 关闭 。 在 这条 件 下,
MCU 可 以 发 出 同 步 讯号 , 经 由 G IO 1 发 给 A 7 1 0 8 , 如此 可 以 提供 给 解调 器 D C 的参 考 电压 。
WSEL[2:0]: Crystal Settling Delay setting (200us ~ 2.5ms). 建议 WSEL 设定为 [001].
[ 0 0 0 ] : 2 0 0 u s. [ 0 0 1 ] : 4 0 0 u s . [ 0 1 0 ] : 8 0 0 u s . [ 0 11 ] : 6 0 0 u s .
[ 1 0 0 ] : 1m s . [ 1 0 1 ] : 1 . 5m s . [ 11 0] : 2m s. [ 111] : 2 . 5m s .
C ry s ta l
O sc illa to r
Id le T X o r R X m od e
m o de 35 0 us W SEL
G IO 1 P in
(W T R )
P a ck e t ( P r e a m b le + ID + P a ylo a d )
R F O P in
PD L TD L
06h W FPL3 FPL2 FPL1 FPL0 IPL7 IPL6 IPL5 IPL4 IPL3 IPL2 IPL1 IPL0
CHG1 R FPL3 FPL2 FPL1 FPL0 IPL7 IPL6 IPL5 IPL4 IPL3 IPL2 IPL1 IPL0
Reset 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
FPL [7:0]: VCO Calibration Fractional Part Setting for Low Boundary Channel Group.
请参考 A7108 的 reference code 设定所要的频率。
IPL [7:0]: VCO Calibration Integer Part Setting for Low Boundary Channel Group.
请参考 A7108 的 reference code 设定所要的频率。
9. 2. 7. 12 Ch an n el G ro u p (I I ) ( Ad d ress: 06h ) P ag e 12
Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0
07h W FPH3 FPH2 FPH1 FPH0 IPH7 IPH6 IPH5 IPH4 IPH3 IPH2 IPH1 IPH0
CHG1 R FPH3 FPH2 FPH1 FPH0 IPH7 IPH6 IPH5 IPH4 IPH3 IPH2 IPH1 IPH0
Reset 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
FPH [7:0]: VCO Calibration Frational Part Setting for High Boundary Channel Group.
请参考 A7108 的 reference code 设定所要的频率。
IPL [7:0]: VCO Calibration Integer Part Setting for High Boundary Channel Group.
请参考 A7108 的 reference code 设定所要的频率。
举 例 说 明,
如 果 DCL [ 2: 0] 设 定 为 0 1 0 ,
在 I D 同 步 之 前 , 每 1 6 次的 ” 0 ” 与 1 6 次的 ” 1 ” 会 更 新 DC 的 值 。
在 I D 同 步 之 后 , 每 3 2 次的 ” 0 ” 与 3 2 次的 ” 1 ” 会 更 新 DC 的 值 。
DCM [1:0]: Demodulator DC estimation mode. 建议 DCM 设定为 [01].
[ 0 0] : D C a v er a g e s et b y D CV [ 7 : 0 ] , ( 0 9 h ) .
[ 0 1] : DC h ol d s a ft er p r ea m bl e d et ec t ed .
[ 1 0] : DC h ol d s a ft er I D d et ec t ed .
[ 11 ] : D C v a l u e w h en c h i p r ec ei v e s p ec i f i c d a t a l en g t h ( s et b y D CL [ : 2 : 0 ] ) . .
ADCO[8:0]: ADC output of AGC_RSSI (只读).
9. 2. 11 ADC ( Ad d re ss: 0 Ah )
Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0
0Ah W ARSSI RADC AVS1 AVS0 MVS1 MVS0 XADS CDM RTH7 RTH6 RTH5 RTH4 RTH3 RTH2 RTH1 RTH0
ADC R PWR XEM PLLEM TRSM TREM VBD1 VBD0 ADC7 ADC6 ADC5 ADC4 ADC3 ADC2 ADC1 ADC0
Reset 0 0 0 0 0 0 0 0 0 0 01 0 0 0 0 0
Reset 0 0 0 1 0 1 0 1 0 0 0 0 0 1 0 1
0Eh W
MSCRC
VTL2 VTL1 VTL0 VTH2 VTH1 VTH0 MVBS MVB2 MVB1 MVB0 MIFS MIF3 MIF2 MIF1 MIF0
Calibration R FCD4 FCD3 FCD2 FCD1 FCD0 DVT1 DVT0 VBCF VB2 VB1 VB0 FBCF FB3 FB2 FB1 FB0
Reset 0 0 0 0 0 0 0 0 1 0 0 0 0 1 1 0
R em a r k : Vd d = V DD _ A ( P i n 3 1) .
MVBS: VCO band calibration select.
[ 0 ] : A u t o . [ 1]: M a n u a l .
MVB[2:0]: VCO bank 手动 setting. VCO 频率会随着 MVB 减少而递增。
MIFS: IF Filter Calibration Select.
[ 0 ] : A u t o . [ 1]: M a n u a l .
MIF[3:0]: IF filter Manual Setting.
FCD [4:0]: IF Filter Auto Calibration Deviation from Goal (只读).
DVT[1:0]: VT output (只读).
[ 0 0] : VT< VTL< VTH.
[ 0 1] : VTL< VT< VTH.
[ 1 0] : N o u s ed .
[ 11 ] : VTL< VTH< VT.
VBCF: VCO Band Auto Calibration Flag (只读).
[ 0 ] : Pa s s. [ 1 ] : Fa il .
VB[2:0]: VCO Bank Auto Calibration Result (只读).
FBCF: IF Filter Auto Calibration Flag (只读).
[ 0 ] : Pa s s. [ 1 ] : Fa il .
DFCD: Data Filter by CD : The received packet is filtered if the input power level is below RTH (0Ah).
[ 0 ] : 关 闭. [ 1] : 启 动 .
VBS: VCO Band adjustment for 433MHz and 868MHz.
[ 0 ] : F or 3 1 5 M H z / 4 7 0 M Hz / 9 1 5 M Hz b a n d
[ 1 ] : F or 4 3 3 M H z / 8 6 8 M Hz b a n d
SWT: 保留给内部使用。 Shall be 设定为 [0]。
RSSC: RSSI Calibration.
[ 0 ] : 关 闭. [ 1] : 启 动 .
FMT: 保留给内部使用。必须设定为 [0]。
FMS: Direct/FIFO mode select.
[ 0 ] : Di r ec t m o d e. [ 1 ] : F I FO m o de.
CER: Chip enable by register.
[ 0 ] : c h i p t u r n - of f . [ 1]: c hi p t u r n - o n.
PLLE: PLL enable by register.
[ 0 ] : PLL o ff . [ 1 ] : PL L o n.
TRSR: TRX Mode select by register.
[ 0 ] : R X m o d e. [ 1]: T X m o d e.
W h en bit TRER=1 , t he c hi p wi ll en t er TX or RX mo de b y TRSR reg i st er.
TRER: TRX mode 藉由 Register 启动.
[ 0 ] : Res er v ed .
[ 1 ] : B y r eg i s t er c o nt r o l ( C E R a n d T R SR ) . I n F I FO m o d e, t h i s bi t w il l b e c l ea r e d a ft e r en d o f
pa c k et e n c o u n t er ed .
VBC: VCO Bank calibration enable (Auto clear when done).
[ 0 ] : 关 闭. [ 1] : 启 动 .
FBC: IF Filter Bank calibration enable (Auto clear when done).
[ 0 ] : 关 闭 . [ 1 ] : 启 动.
ADCM: ADC measurement (Auto clear when done).
[ 0 ] : 关 闭. [ 1] : 启 动 .
10. SPI 界面
A 7 1 0 8 可 使 用 3 线 式 ( SCS, SCK , SDIO ) 或 4 线 式的( SCS, SCK, SDI 与 SDO ( 可 设 定 由 GI O 1 或
G IO 2 输 出 ))SPI 与 MCU 沟 通 , 并 且 速度 最 快可 达 1 0Mb ps 。 一 个 完 整 的 SPI 传 输 是 2 4 - b i t s 的 序列 , 其中
包 含 8 - b i t s 的 地址 与 1 6 - b i t s 的 数 据 。 NCU 可 以 藉 由将 A 7 1 0 8 的 SCS( SPI c hi p sel ec t ) 脚 位 设 定为
L o w, 用 以 启 动 A7108 SPI 电路 。 藉 由 SPI, 使 用者可 以 读 写控 制 缓 存 器 ( c o n t r o l r e g i st e r s )并 发 出
St r o b e c om m a n d s 。 当 MCU 执 行 SPI 数 据写 入 时, 在 SCK 的 上 升 缘 时 SDI O 的数 据 会被 栓 锁进 入
A 7 1 0 8 。 反 之 , 当 MCU 执 行 SPI 数 据 读出 时 ,当 地 址写 入 后 ,数 据 输出 会 对 齐 SCK 的 下 降缘 。 因此 ,
MCU 可 以 利 用 SCK 上 升 缘 将 资 料 读取 出 来。
Ad d re ss Byt e (8 b i ts):
Bi t A7 : R/ W bit
[ 0 ] : 写 入的 程 序。
[ 1 ] : 读 出的 程 序。
B i t A 3 ~ A 0 : A d d r e s s o f c o n t r ol r e gi s t e r
St r o b e C om m a n d ta b l e :
Address Byte (8 bits)
description
A7 A6 A5 A4 A3 A2 A1 A0
0 0 0 0 A3 A2 A1 A0 写入控制缓存器
1 0 0 x A3 A2 A1 A0 读取控制缓存器
0 0 1 x x x x x 写入 ID code
1 0 1 x x x x x 读取 ID code
0 1 0 x x x x x 写入 TX FIFO
1 1 0 x x x x x 读取 RX FIFO
X 1 1 1 x x x x 软件重置/Software Reset
0 1 1 0 x x x x 重置 TX FIFO 地址指针
1 1 1 0 x x x x 重置 RX FIFO 地址指针
0 0 0 1 0 0 0 0 Sleep mode
0 0 0 1 0 0 1 0 Idle mode
0 0 0 1 0 1 0 0 Standby mode
0 0 0 1 0 1 1 0 PLL mode
0 0 0 1 1 0 0 0 RX mode
0 0 0 1 1 0 1 0 TX mode
0 0 0 1 1 1 0 0 Deep sleep mode (tri-state)
0 0 0 1 1 1 1 1 Deep sleep mode (pull-high)
说 明 : X ( 可忽 略 ).
控制缓存器的长度为16 bits,依序是从D15到D0.
10.2 SPI 时序 图
图 1 0. 1 . SPI 读 /写 时 序
图 1 0 . 2 . 控 制缓 存 器操 作 方法
图 1 0. 3 SPI 时序 图
图 1 0. 5 Res et Co mm an d 时 序 图
如 下 图 所示 , 重 置 TX FI FO 指标 的 SPI 时 序 图。 在 bi t A0 时 的 SCK 的 下 降 缘 , TX FI FO 的地 址 指针 会 重
置 为 0 x0 0 。
图 1 0. 6 TX FI FO P oi nt er Res et 时 序 图
图 1 0. 7 RX FI FO Po i nt er Res et 时 序 图
10.8 读写 ID 命令
A 7 1 0 8 内 建 3 2 - b i t s I D 缓 存器 ,可 方 便客 户 自 订 I D。使 用 者 可以 用 SPI 设 定 这各 缓 存器 。I D 的 长 度 由 I DL
设 定 , 建议 设 定 为 3 2 b i t s 。 时序 图 如下 所 示。 I D 缓 存器 一 般 用 于 FI F O M o d e, 用 来 比 对 封包 的 I D 是 否 一
致 , 如 果一 致 , 则 A 7 1 0 8 会 产 生 Fr am e Sy n c 讯 号 ,并 将 pa y l o a d 收 入 RX FIFO 内。
图 1 0. 8 I D W ri t e Com m a nd 时序 图
图 1 0 . 9 I D R ea d C om m a n d 时序 图
依 据 命 令表 , 为了 使 用 TX FI FO ,使 用 者并 须 在 a d d r es s b y t e 写 入 相对 应的 命 令, 然 后继 续 将要 传 送的 数
据 写 入 Da ta By t es 。 并 在 完成 全 部的 写 入动 作后 将 SCS 设 定 为 1 。
图 1 0 . 1 0 T X F I F O W r i t e Com m a n d 时 序 图
RX FI FO Wr i t e Com m and
依 据 命 令表 , 为了 使 用 RX FI FO ,使 用 者并 须 在 a d d r es s b y t e 写 入 相对 应的 命 令, 然 后继 续 读取 在
RXFIFO 里 的 数据 。 并在 完 成全 部 的读 取 动作 后 将 SCS 设 定 为 1 。
图 1 0 . 11 R X FI F O R ea d C o m m a n d 时 序图
相关控制缓存器
C r y s t a l ( A d dr es s : 0 5 h )
Bit Bit Bit
A d d r e s s / N a m e R/ W B i t 1 5 Bit 14 Bit 13 Bit 12 B i t 11 Bit 10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5
4
Bit 3 Bit 2
1 0
05h
W P G A S 3 P G A S 2 P G A S 1 P G A S 0 C R C E C R C I N V RT O E RT C I RT C 1 RT C 0 RT C E X C C X C P 1 X C P 0 C G S X S
Crystal
Res et 0 0 0 0 0 0 0 0 0 0 0 1 1 0 0 0
如 图 1 2. 1 所示 , 石英 震 荡器 的 网络 连 接到 XI 与 XO 脚 位。 用 于 调整 石 英震 荡 器的 负 载电 容 C1 与 C2 电 容 已
经 内 建 于 A 7 1 0 8 内部 。 使用 者 可设 定I NTXC [ 4 : 0] ( 06 h, 第 9 页 )以 符 合负 载 电容 的 需求 。 A 7 1 0 8 可 使用 精 确
度 在 ± 3 0 p pm 的 低 成本 石 英震 荡 器, 其 中, , 石英 震 荡器 精 确 率包 含 初始 值 误差 , 温度 飘 移与 石 英震 荡 器的
负 载 电 容。
C K O ( A d d r es s : 0 6 h ) Pa g e 9
Bit
A d d r e s s / N a m e R / W B i t 1 5 B i t 1 4 B i t 1 3 B i t 1 2 B i t 11 B i t 1 0 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1
0
06h
W I NTX C X CL 4 X CL 3 X CL 2 X CL 1 X CL 0 W S E L2 W S E L1 W S E L0 CK S 3 CK S 2 CK S 1 CK S 0 CKOI CKOE S CT
CKO
R es e t 0 1 0 0 0 0 0 1 0 0 0 0 0 0 0 0
注 意 : 设 定 XS 为 1 ( 0 5 h ) 与 I N T X C ( 0 6 h , pa g e 9 ) 启动 外 部 石英 震 荡器 。
图 11 . 1 外 部 石 英 震荡 器 线路 网 络
11.2 使 用外部的时钟
为 了 可 以使 用 外部 时 钟输 入 , A 7 1 0 8 内 建 A C c o u pl e 电 容 。 线路 连 接的 方 式如 图 11 . 2 所 示, XI 脚 位 空接 。
请 注 意 : 设定 XS 为 0 ( 0 5 h ) 选 则外 部时 钟 ( 启 动 A C co u p l e 电 容 ) 。 外 部 时钟 的 频率 精 确度 必 须控 制 在± 3 0
p p m 并 且 c l o c k s w i n g ( 峰 对峰 值 ) 必 须大 于 1 . 0 V 。
外 部 时 钟的 频 率精 确 度必 须 ± 3 0 p pm 并 且 Vp p ( 峰对峰 值 ) 必 须 大 于 1. 0 V 。
图 11 . 2 外 部时 钟 线路 线 路
12. 系统频率
A7108 的主要系统时钟,FMSCK,是由 Xtal 石英振荡器得来或是由内部的时钟产生器获得。内部的时钟产生器是用于支持
多石英振荡器与各种不同的传输速度。
12.1 时钟 产生器
因为 FMSCK 是各种内部参考时钟的基础,如中频校正时钟,传输速度时钟与基频时钟。所以在内部有许多频率除法器,这
些除法器的设定缓存器有 CSC, SDR, DMOS, MCNT 与 MCNTR。表 12.1 列出重要的限制与如何设定这些缓存器。图
12.1 系 统时 钟 区块 图 。
讯号 Constraints Note
FMSCK (main system clk) 如果 CGS = 0, FMSCK 为 Xtal freq. 如果使用 Clk Gen,则依据 GRC 与 GRS 的设
如果 CGS = 1, FMSCK 为 Clk Gen 定,FMSCK 的范围是 20M ~ 50MHz。
CGS Fcsck
÷ (64) 0 IF Filter IF Filter BW
FIFREF (50KHz)
Calibration (100KHz)
CLK (150KHz)
CSC[2:0] ÷ (32) 1 (250KHz / 300KHz)
GRC[4:0] GRS
IFBW[1:0]
SDR[6:0] DMOS
Calibration
÷8
Output to CKO CLK
XO MCNT[1:0] MCNTR (PF8M)
WRCKS
图 1 2 . 2 系 统时 钟 区块 图
一般而言,在开始归划系统时,传输速度是第一个考虑要素。当选定速度后,A7108 提供四个中频频宽(IFBW)选项,分别
是 50KHz, 100KHz ,150KHz 与 250KHz,使用者可依据接收灵敏度与频偏做选择。
1. 传输速定 10Kbps
2. 选定石英振荡器 12.8MHz
3. 不使用内部的时钟产生器(clock generator)
4. BW = 50KHz ,故 IFBW[1:0] 设定为[00]
Fcsck = 6.4MHz
CGS = 0 ÷ (64) 0
FIFREF IF Filter BW
(100KHz) (50KHz)
Don't care Don't care
CSC=[001] 1
GRC[4:0] GRS
IFBW= [00]
SDR=[0x04] DMOS =0
XI XE 1
Xtal Freq = 12.8M PF8M Baseband
Buffer 0 ÷2
(6.4MHz) CLK
÷1 ÷2 0
Calibration
÷8
Output to CKO CLK
XO MCNT=[00] MCNTR = 0 (PF8M)
WRCKS= 0
XI XE 1
Xtal Freq = 12.8M PF8M Baseband
Buffer 0 ÷2
(6.4MHz) CLK
÷1 ÷2 0
Calibration
÷8
Output to CKO CLK
XO MCNT=[00] MCNTR = 0 (PF8M)
WRCKS= 0
1. 传输速定 38.4Kbps
2. 选定石英振荡器 19.6608MHz
3. 不使用内部的时钟产生器(clock generator)
4. BW = 150KHz ,故 IFBW[1:0] 设定为[10]
XI XE 1
Xtal Freq = 19.6608M PF8M Baseband
Buffer 0 ÷2
(6.5536MHz) CLK
÷3 0
Calibration
÷8
Output to CKO CLK
XO MCNT=[10] MCNTR = 1 (PF8M)
WRCKS= 0
5. 如果 IFBW 设定为 [11]。 因为 FIFREF ,IFBW 将会从 250KHz 变成 307.2KHz。(如果 IF Filter 校正成功,较
高的 FIFREF 会导致较大的 IF 频宽 )。 请参考图 12.5 ,并设定不同的 CSC 与 FCSCK.
6. 传输速定 38.4Kbps
7. 选定石英振荡器 19.6608MHz
8. 使用内部的时钟产生器(clock generator)
9. IFBW = 307.2KHz
XI XE 1
Xtal Freq = 19.6608M PF8M Baseband
Buffer 0 ÷2
(6.5536MHz) CLK
÷3 ÷2 0
Calibration
÷8
Output to CKO CLK
XO MCNT=[10] MCNTR = 0 (PF8M)
WRCKS= 0
13. 收发器频率
A 7 1 0 8 可 以 操 作 在 3 1 5 / 4 3 3 / 4 7 0 / 8 6 8 / 9 1 5 M Hz 等 频 段 中 的 任 何频 率 。 由 VCO 的 频 率(FLO)与相关的 MD 与
VBS 的设定可得到 RF 频 率(FRF)。依 据 下列 的 公式 与 下图的 说 明 ,只 要 依 I P[ 7 : 0], FP[ 1 5: 0] 与 RRC[ 3: 0] 设定
VCO 频 率 , 并设 定 M D[ 1 : 0 ] 就可 以 得到 想要 的 RF 频 率 。
图 1 3. 1 频 率合 成 器的 方 块图
1 FP[15 : 0]
f RF = f PFD × ( IP[7 : 0] + ) (unit: Hz)
n 216
公 式 中 的 f RF 是 RF 频 率 , n 是 VCO 除数。
公 式 中 f PFD = f Xtal ¸ ( RRC[3 : 0] + 1) ,是 RF_PLL 的比较频率。
设定 MD = [01],则 n = 2,是使用 868M / 915MHz band
设定 MD = [10] ,则 n =4,是使用 433M / 510MHz band
设定 MD = [11] ,则 n =6, 315MHz band
举 例 说 明, 当 Xtal 使 用 1 2. 8 M H z并 且 设 定 到 4 3 3. 2 M H z。
6.
1 FP[15 : 0] 1 39342
f RF = f PFD × ( IP[7 : 0] + ) = ´ 12.8 ´ (135 + 16 ) = 433.921 (MHz)
n 216 4 2
14. 状态机
A 7 1 0 8 有 7 个 主 要 的操 作 模式 , 表 1 4 . 1 是依 功 耗大 小所 排 列 。如 果 FMS 是 1 ( 0 F h ) , 则 A 7 1 0 8 则 是 FI FO
m o d e, 反 之 则 是 在 di r ec t m o de 。
在 供 电 开 机 , 硬 件 重 置 , 软 件 重 置 与 Deep s l e ep m o de后 , 因 为 全 部 的 设 定 都 是 在 初 始 值 , 使 用 者 必 须 重 做
校 正 流 程 。 A 7 1 0 8 的 校 正 流 程 非 常 的 简 单 , 使 用 者 只 要 发 出 St r o b e c om m a n d 并 设 定 启 动 校 正 缓 存 器 。 全 部
的 校 正 流 程 会 依 A 7 1 0 8 内 部 的 状 态 机 自 动 完 成 。 依 据 不 同 的 st r o b e c om m a n d 会 有 不 同 的 电 路 做 动 , 就 如 表
14.1所示。
Register
Mode Regulator Xtal Osc. VCO PLL RX TX Strobe Command
retention
Deep Sleep
No OFF OFF OFF OFF OFF OFF (0001-1100)b
(Tri-state)
Deep Sleep
No OFF OFF OFF OFF OFF OFF (0001-1111)b
(pull-high)
Sleep Yes ON OFF OFF OFF OFF OFF (0001-0000)b
Idle Yes ON OFF OFF OFF OFF OFF (0001-0010)b
Standby Yes ON ON OFF OFF OFF OFF (0001-0100)b
PLL Yes ON ON ON ON OFF OFF (0001-0110)b
TX Yes ON ON ON ON OFF ON (0001-1000)b
RX Yes ON ON ON ON ON OFF (0001-1010)b
SW RST (x111-xxxx)b
说 明: “ x” 意思 为 ”可 忽略 ”
表 1 4. 1. 操作 模 示 与 St r o b e c om m a n d
图 1 4. 1 FI FO Mo de 的 TX 时 序 图
图 1 4. 2 FI FO Mo de 的 RX 时 序 图
图 1 4. 3 FI FO Mo de 状 态 图
图 1 4. 4 与 图 1 4. 5 分别 是 D i r ec t m o d e 在 TX 与 RX 时 序 图。 图 1 4. 6 是 d i r e c t m o d e 的 状 态 图 。
T0 T1 T3 T4
图 1 4. 4 Di r ec t Mo de TX 时 序 图
T0 T1 T3 T4
图 1 4. 5 Di r ec t Mo de RX 时 序 图
图 1 4 . 6 D i r ec t M o d e 状 态 图
15. 校正(Calibration)
在 初 始 化的 校 正流 程 中, A 7 1 0 8 须 要 校正 两 个项 目 。分别 是 I F CAL ( 中 频滤 波 器校 正 I F Fi l t er c a l i b r a t i o n )
与 V C O b a n d C A L ( V C O b a n d 校 正) 。
1. V C O B a n k 校正 项 目是 在 要使 用 的频 率 中选 择 最好 的 V C O f r eq u en c y b a n k 。
2. I F Fil t er Ba nk 校正 是以 中 心频 率 校正 最 好 的 I F 滤 波器 频 宽 。
请 注 意 , VCO Bank 校 正 只能 在 P L L m o d e 中 使 用 。 IF Fi lt er Ba nk 则 可 以 在 P L L m o d e 或 是 s t a n d b y 中
使用。
15.1 IF 校正流程
当 A 7 1 0 8 在 St a n d b y m o d e 时 ( XO SC 是 开启 的 ) ,可 以 设 定 MI FS = 0 ( 自动 校 正) 或 设定 M I F S = 1 ( 手动 校
正 ) 执 行 I F 校正 。 当 设 定 F B C = 1 时 , A 7 1 0 8 会 进 入 CAL 状 态, 并 且凯 使 校正 流 程。
如 果 在 设定 FBC 为 1 时, A 7 1 0 8 没 有在 s t a n d b y 状态 , 则 不会 开 始校 正 流程 。 直到 回 到 St a n d b y 状 态 时 ,
才 会 开 始校 正 。当 校 正完 成 , FBC 会 自动 清 除 为 0, 并且 A 7 1 0 8 会 离 开 CAL 状 态 回 到 St a n d b y 状 态 。
在 V C O b a n d 校 正 之前 , 使用 者 必须 先 设 定 PL L I 与 PL L I I 两 个 缓存 器 ,并 且 设定 操 作频 率 。换 言 之, VT
( VTH[ 2 : 0] , VTL[ 2 : 0]) 与 VCO 的 范围 必 需先 设 定好。
当 A 7 1 0 8 在 St a n d b y 状 态 时 ( XO SC 是工 作的 ) ,如 要校 正 V C O b a n d ,可 以 有以 下 两种 方 法, 设 定 MVBS
为 0 (自 动校 正 ) 或 设 定 MVBS 为 1 ( 手 动校 正 ) 。 当设 定 VBC 为 1 后 , A 7 1 0 8 会 进 入 CAL 状 态, 并 且开
使 校 正 流程 。 如过 在 设 定 VBC 为 1 时 , A 7 1 0 8 没 有 在 St a n d b y 状 态 , 则 不 会开 始 校正 流 程。 直 到回 到
St a n d b y 状 态 时 , 才 会 开始 校 正。 当 校正 完 成, VBC 会 自 动 清 除 为 0, 并 且 A 7 1 0 8 会 离 开 CAL 状 态 回到
St a n d b y 状 态 。
C a l i b r a t i o n ( A d d r es s : 0 E h )
Address/Name R/W Bit15 Bit14 Bit13 Bit12 Bit11 Bit10 Bit 9 Bit 8 Bit 7 Bit 6 Bit 5 Bit 4 Bit 3 Bit 2 Bit 1 Bit 0
0Eh W VTL2 VTL1 VTL0 VTH2 VTH1 VTH0 MVBS MVB2 MVB1 MVB0 MIFS MIF3 MIF2 MIF1 MIF0
Calibration R FCD4 FCD3 FCD2 FCD1 FCD0 DVT1 DVT0 VBCF VB2 VB1 VB0 FBCF FB3 FB2 FB1 FB0
D a ta w h ite n in g (o p tio n a l)
F E C e n c o d e d /d e c o d e d (o p tio n a l)
C R C -1 6 c a lc u la tio n (o p tio n a l)
P re a m b le ID c o d e P a y lo a d (C R C )
4 b y te s 4 b y te s M a x . 2 5 6 b y te s 2 b y te s
图 1 6 . 1 F I F O m o d e 的 封 包 格式
ID code
5xh or Axh
图 1 6. 2 I D c od e 格 式
P r e am b l e :
P r ea m b l e 是 整 个 封包 的 最前 头 ,是 由 0 与 1 交 错 组 合。 如 果 I D 的 第 一 个 bi t 是 0 , 则 p r eam bl e 应 该 是
0 1 0 1 … 0 1 0 1 。 反 之, 如 果 I D 的第 一 个 b i t 是 1, 则 p r ea m b l e 应 该 是 1 0 1 0 … 1 0 1 0 。 Pr eam b l e 的 长 度 可 以
由 P ML [ 1 : 0 ] ( 0 C h )设 定 ,建 议 长度 是 4 by t es 。
ID code:
I D c o d e 的 建 议 长 度 为 4 byt es , 可 以 设 定 I DL 为 1 (0Ch ). I D Co de 依 序 为 By t e 0 , 1 , 2 与 3 (建 议 的
I D By t e 0 为 5 xh 或 A xh ) 。 如 果 RX 线路 检 查接 收 进来 封 包 的 I D c o d e 正 确 , 则 封 包中 的 P a y l o a d 会 被
储 存 在 RX FI FO 。 在 A 7 1 0 8 的 设 计中 I D c od e 可 以设 定 有 容错 功 能 ( 0~ 3 b it 的 错 误) , 即 MCU 可 设 定
E T H [ 1 : 0 ] ( 0 8 h ) ,并 用 来设 定 I D 容 错 功能 。
P a yl o a d :
P a y l o a d 长 度是 可 以调 整 的, MCU 可 使 用 F E P [ 7 : 0 ] (0 B h ) , 并 设 定 FI FO 长 度( 1 b yt e 到 6 4 b yt es ) 。
FI FO 的 实 体长 度 为 6 4 b yt es 。 A 7 1 0 8 亦 支 持利 用 逻辑 电 路 扩展 至 2 5 6 b y t es , 可 参 考 1 6. 4. 3 有更 详 细的
说明。
Data Whi te ni ng :
D a ta R a t e = 2 5 0 K b ps
Pr eam bl e I D Code P a yl o a d CRC FEC Tr a n sm i s s i o n
(bits) (bits) (bits) (bits) Ti m e / Pa c k e t
32 32 512 关闭 关闭 5 76 bit X 4 u s = 2 . 30 4
ms
32 32 512 16 bits 关闭 5 92 bit X 4 u s = 2 . 36 8
ms
32 32 512 关闭 5 12 x 7 / 4 9 60 bit X 4 u s = 3 . 84 0
ms
32 32 512 16 x 7 / 4 5 12 x 7 / 4 9 88 bit X 4 u s = 3 . 95 2
ms
D a ta R a t e = 1 2 5 K b ps
Pr eam bl e I D Code P a yl o a d CRC FEC Tr a n sm i s s i o n
(bits) (bits) (bits) (bits) Ti m e / Pa c k e t
32 32 512 关闭 关闭 5 76 bit X 8 u s = 4 . 60 8
ms
32 32 512 16 bits 关闭 5 92 bit X 8 u s = 4 . 73 6
ms
32 32 512 关闭 5 12 x 7 / 4 9 60 bit X 8 u s = 7 . 58 0
ms
32 32 512 16 x 7 / 4 5 12 x 7 / 4 9 88 bit X 8 u s = 7 . 90 4
ms
D a ta R a t e = 5 0 K b ps
Pr eam bl e I D Code P a yl o a d CRC FEC Tr a n sm i s s i o n
(bits) (bits) (bits) (bits) Ti m e / Pa c k e t
32 32 512 关闭 关闭 5 76 bit X 2 0 u s = 11 . 52
ms
32 32 512 16 bits 关闭 5 92 bit X 2 0 u s = 11 . 84
ms
32 32 512 关闭 5 12 x 7 / 4 960 bit X 20 us = 19.20
ms
32 32 512 16 x 7 / 4 5 12 x 7 / 4 988 bit X 20 us = 19.76
ms
D a ta R a t e = 2 K b ps
Pr eam bl e I D Code P a yl o a d CRC FEC Tr a n sm i s s i o n
(bits) (bits) (bits) (bits) Ti m e / Pa c k e t
32 32 512 关闭 关闭 5 76 bit X 0. 5 m s =
0.288 s
32 32 512 16 bits 关闭 5 92 bit X 0. 5 m s =
0.296 s
32 32 512 关闭 5 12 x 7 / 4 9 60 bit X 0. 5 m s =
0.480 s
32 32 512 16 x 7 / 4 5 12 x 7 / 4 9 88 bit X 0. 5 m s =
0.494 s
表 1 6. 1 传 输时 间
从 应 用 面的 观 点来 看 , A 7 1 0 8 支 持 3 种 FI FO 设 定。
( 1) Ea sy FI FO
( 2) Seg m en t FI FO
( 3) FI FO Ext en si o n
16. 4. 1 Eas y F I F O M o d e
在 Easy FI FO 设定 中 , FI FO 最 大的 长 度 是 6 4 b y t es 。 FI FO 的长 度 等于 ( F E P [ 7 : 0 ] + 1 ), 如 下 所示 , 使
用 者 只 要控 制 F E P [ 7 : 0] ( 0 3 h ) 并 关 闭 PSA and FPM 。
缓 存 器 设定
TX RX Contr ol Regis ters
TX-FI FO (byte) RX- F I FO ( b yt e ) F E P [ 7 : 0 ] PSA [5:0] F PM [ 1 : 0]
1 1 0 x0 0 0 0
8 8 0 x0 7 0 0
16 16 0 x0 F 0 0
32 32 0 x1 F 0 0
64 64 0 x3 F 0 0
表 1 6. 2 Ea sy FI FO 的 控制 缓 存器
Procedur e of RX FI FO Reading
1. 当 RX FIFO 满 的 时候 ,W TR ( or FSYNC) 会 被使 用来 触 发 MCU, 告 知 应 该要 读 取 RX FI FO
2. 送 出 R X FI FO r ea d 指 标 重置 的 S t r o b e c om m a n d
3. MCU 从 RX FIFO 读 出 6 4 - b y t e s
4. 完成
图 1 6. 3 Ea sy FI FO m od e
XADS CDM N o n e Rx s t a t e R X s ta t e
0 0 相 对 温 度量 测 RSSI 量 测
0 1 N/ A C a r r i er d e t ec t o r
17.1 温度量测
A 7 1 0 8 内 建 一个 简 单的 温 度传 感 器。 首 先, 在 ADC 的 缓 存 器 中设 定 CDM= 0 , 然 后 在控 制 缓存 器 中设 定
ADCM= 1 , 启 动 量 测 温 度。 当 量 测结 束 时, ADCM 会 自 动 清 除 为 0 。 使用 者 可以 读 取 AD C [ 7 :0 ] , 就可 知 道
目 前 的 温度 。
A 7 1 0 8 内 建 R S SI ( r e c ei v ed s i g n a l s t r e n g t h i n d i c at o r ) 功 能, 可 以从 读 取 ADC 的 值 便 可知 道 目前 接 收讯
号 的 强 度。 当 量测 结 束时 , 可以 从 ADC 中 读 出 RSSI 的 值 。 而 RSSI 的 范 围 从 0 ~ 5 1 2。 越 好的 讯 号强 度 对对
应 到 比 较小 的 数值 , 反之 亦 然。 再 接收 模 式时 , 设 定 CD M= 0 并 且 在 设 定 ADCM= 1 , 就 会开 始 量 测 RSSI 。
一 但 量 测完 毕 时, AD C M 便后 自 动清 除 为 0。 使 用者 可以 从 A D CO [ 8 : 0] 知 道 R SS I 的 数 值。
250
RSSI ( ADCO[8:0] )
200
150
100
50
0
-130 -110 -90 -70 -50 -30 -10 10
图 1 7. 1 当 AG C 是 启 动时 , RSSI 曲 线
17.3 载波侦测 (Carrier detect)
A 7 1 0 8 可 以 量 测载 波 讯号 ( 可 以输 出至 GI O 1 或 G IO2) , 并观 测 是否 有 载波 出 现。 如果 载 波讯 号 强度 大 于
设 定 于 RTH[ 7 : 0] 的 值, 则 会输 出 高准 位 的讯 号 ,否 之则 输 出 低准 位 。再 接 收模 式 时, 设定 CDM =1 , 并 且 设
定 ACDM = 1 , 便 会 开始 量 测载 波 讯号 。 讯号 强 度会 被储 存 在 A DC [ 8 : 0 ]中 , 并且 会 在每 次 量测 完成 后 更新 。
Bit Bit
Addr ess/ Name R/W Bit 15 Bit14 B i t 1 3 B i t 1 2 B i t 11 B i t 1 0 B i t 9 B i t 8 B i t 7 B i t 6 B i t 5 Bit 3 Bit 2 Bit 1
4 0
06h
W - P OW R S C E L S S T S LV R RGS RG C1 RG C0 SPSS RGV 1 RGV 0 QDS BVT2 BVT1 BVT0 BDS
PM
R es e t - 0 0 0 0 0 0 0 0 0 0 0 0 0 0 0
以 下 使 用电 池 侦测 器 侦测 低 电压 的 流程 ( 以 低 于 2. 1 V 为 例 子 ) :
1. 让 A 7 1 0 8 进 入 s t a n d b y 或 P L L m o d e。
2. 设 定 电 压侦 测 准 位 BVT [ 2: 0 ] = [ 0 01 ] ( 2. 1 V) 并且 启动 , 设 定 BDS = 1。
3. 在 5 u s 之后 , BDS 会 自 动清 除 。
4. 使 用 MCU 确 认 VB D 旗 标 。
如 REG I p i n > 2 . 1V,
则 VBD = 1 。 反之 , VBD = 0.
J3
REGI
C5 C1 1
GND
2.2uF 10uF 2
CKO
3
C4 GIO2
4
1nF GIO1
5
REGI
GIO2
CKO
SDIO
C2 6
20
19
18
17
16
9
NC
10
U1
CO N/10P 2.0
VDD_A
BP_BG
REGI
CKO
GIO2
L1 C15
7.5n H 470pF 1 15 GIO1
BP_RSSI GIO1
C13 C3
J1 1.8pF 100pF 2 14 SDIO
RFI SDIO
TRX C12 C16
L4 L5 3
RFO A7108 SCK
13 SCK
GND_PLL
VDD_PLL
3.3n H C11
VDD_VCO VDD_D
1uF C7
HPF LPF
XO
1uF
CP
XI
10nF
R4 0 R6 0
REGI VDA
J4
10
6
VDD_PLL8
9
C9 C21 1
XO
XI
2.2uF 1nF 2
CO N/2P 1.27
C17 C10
2.2nF J5
NC 1
C18 R5 2
33nF 820 Y2
12.8MHz
CO N/2P 1.27
C5 C1
2.2u F 10uF
C4
1nF
868
REGI
GIO2
CKO
C2
VDA 2.2uF
20
19
18
17
16
U1
VDD_A
BP_BG
REGI
GIO2
J3
CKO
L1 C15 REGI
470pF 1
12nH 1
BP_RSSI GIO1
15 GIO1 GND
2
C13 C3 CKO
3
J1 1.8pF 100pF 2
RFI SDIO
14 SDIO GIO2
4
TRX C12 C16 C14 GIO1
L4 L5 5
27pF
6.8nH 12n H
3
RFO A7108 SCK
13 SCK SDIO
SCK
6
7
3.9pF 8.2pF C19 C20 C8 4 12 SCS SCS
10pF 5.6pF NC L2 GND SCS 8
GND
L3 15n H C6 VDA 5 11 VDD_PLL X_CLK
9
GND_PLL
VDD_PLL
3.3n H C11
VDD_VCO VDD_D 10
1uF
HPF LPF
C7
C ON/10P 2.0
XO
1uF
CP
XI
10n F
C9
J4
REGI 1
10
6
VDD_PLL8
2
2.2uF
HPF, LPF is safety for CE C ON/2P 2.0
XO
XI
J5
C17 C10 1
3.3n F 2
NC
C18 R5 C ON/2P 2.0
47nF 560 Y2
12.8MHz
C5 C1 J3
2.2uF 10uF REGI
1
C4 GND
2
1nF CKO
433 3
REGI
GIO2
CKO
GIO2
C2 4
GIO1
2.2u F 5
VDA SDIO
6
SCK
20
19
18
17
16
7
SCS
8
U1 GND
9
X_CLK
VDD_A
BP_BG
REGI
GIO2
10
CKO
L1 C15
39nH 470pF 1 15 GIO1
C ON/10P 2.0
BP_RSSI GIO1
C13 C3
J1 1.8pF 100pF 2
RFI SDIO
14 SDIO
TRX C12 C16 C14
L4 L5 27pF
18nH 18nH
3
RFO A7108 SCK
13 SCK
GND_PLL
VDD_PLL
18nH C21
VDD_VCO VDD_D
1uF
HPF LPF
XO
C7
CP
XI
10nF 1uF
REGI
R4 0 VDA
R6 0
10
6
VDD_PLL8
9
J4
C9 C23
1
XO
XI
2.2uF 1nF
2
C17
CON/2P 1.27
2.2nF C24 J5
R5 NC 1
C18
33nF 820 Y2
12.8MHz 2
CON/2P 1.27
C5 C1
2.2uF 10uF
C4
1nF
315
REGI
GIO2
CKO
C2
VDA 2.2uF
20
19
18
17
16
U1
VDD_A
BP_BG
REGI
GIO2
J3
CKO
L1 C15 REGI
470pF 1
56nH 1
BP_RSSI GIO1
15 GIO1 GND
2
C13 C3 CKO
100pF 3
J1 2.7pF 2
RFI SDIO
14 SDIO GIO2
4
TRX C12 C16 C14 GIO1
L4 L5 5
27pF 3 13 SCK SDIO
0 0
RFO A7108 SCK
SCK
6
7
0 0 C19 C20 C8 4 12 SCS SCS
NC NC NC L2 GND SCS 8
GND
L3 39nH C6 VDA 5 11 VDD_PLL X_CLK
9
GND_PLL
VDD_PLL
NC VDD_VCO VDD_D 10
C11
1uF C7
CON/10P 2.0
HPF LPF
XO
J4
CP
XI
10nF 1
C9 REGI
A7108 1uF 2
10
6
VDD_PLL8
C ON/2P 1.27
HPF, LPF is safety for CE 2.2uF
XO
XI
J5
1
C17 C10 2
2.2nF C ON/2P 1.27
NC
C18 R5
820 Y2
33nF
12.8MHz
C5 C1
2.2uF 10uF
C4
REG I
GIO 2
REGI
CKO
C2 1
GND
2.2uF 2
VDA CKO
3
GIO2
20
19
18
17
16
4
GIO1
5
U1 SDIO
6
SCK
REG I
VDD_ A
BP_ BG
G IO 2
7
CKO
SCS
C15 8
L1 GND
470pF 1 9
39nH BP_RSSI GIO1
15 GIO1 X_CLK
10
C13 C3
1.8pF 100pF 2
RFI SDIO
14 SDIO
CON/10P 2.0
C12 C16 C14
L4 L5 27pF 3 13 SCK
RFO SCK
0 0 A7108
RFIN 0 0 C19 C20 C8 4 12 SCS
NC NC NC L2 GND SCS
L3 33nH C6 VDA 5 11 VDD_PLL
GND _PLL
VDD _PLL
NC C21
VDD_VCO VDD_D
1uF C7
J4
HPF LPF
XO
1
CP
XI
10n
C9
F 2
REGI
A7108 1uF CON/2P 1.27
10
6
7
V DD _ PL L8
9
J5
2.2uF
XI
XO
1
2
C17 CON/2P 1.27
2.2nF C24
NC
C18 R5
33nF 820 Y2
12.8MHz
20. 缩写
ADC Analog to Digital Converter
AFC Automatic Frequency Compensation
AGC Automatic Gain Control
BER Bit Error Rate
BW Bandwidth
CD Carrier Detect
CRC Cyclic Redundancy Check
FEC Forward Error Correction
FIFO First in First out
FSK Frequency Shift Keying
ID Identifier
IF Intermediate Frequency
ISM Industrial, Scientific and Medical
LO Local Oscillator
MCU Micro Controller Unit
PFD Phase Frequency Detector for PLL
PLL Phase Lock Loop
POR Power on Reset
RX Receiver
RXLO Receiver Local Oscillator
RSSI Received Signal Strength Indicator
SPI Serial to Parallel Interface
SYCK System Clock for digital circuit
TX Transmitter
TXRF Transmitter Radio Frequency
VCO Voltage Controlled Oscillator
XOSC Crystal Oscillator
XREF Crystal Reference frequency
XTAL Crystal
21. 订单(料号)信息
22. 包装信息
QFN 20L (4 X 4 X 0.8mm) Outline Dimensions unit: inches/mm
0.25 C D2
D
15 11 11 15
L
16 10
10
16
E2
E
e
20
6
20 6
0.25 C
1 5 5 1
e b
0.10 M C A B
// 0.10 C
A
A1
y C
A3
Seating Plane C
23. 正印信息
A71X08AQFI
K 7108 C1 L
C2
F 8
NNNNNNNNN G
C3
Y Y WW X A
D B
I
0.80
0.68
0.65
7108 1.60
8
Apr., 2011, Version 0.2
53 AMICCOM Electronics Corporation
A7108
315/433/868/915MHz FSK/GFSK Transceiver
24.温度曲线(Reflow)
25. 卷带规格
Cover / Carrier Tape Dimension
Unit: mm
TYPE P A0 B0 P0 P1 D0 D1 E F W
20 QFN 4*4 8 4.35 4.35 4.0 2.0 1.5 1.5 1.75 5.5 12
24 QFN 4*4 8 4.4 4.4 4.0 2.0 1.5 1.5 1.75 5.5 12
32 QFN 5*5 8 5.25 5.25 4.0 2.0 1.5 1.5 1.75 5.5 12
QFN3*3 / DFN-10 4 3.2 3.2 4.0 2.0 1.5 - 1.75 1.9 8
20 SSOP 12 8.2 7.5 4.0 2.0 1.5 1.5 1.75 7.5 16
24 SSOP 12 8.2 8.8 4.0 2.0 1.5 1.5 1.75 7.5 16
REEL DIMENSIONS
Unit: mm
TYPE G N T M D K L R
20 QFN(4X4)
24 QFN(4X4) 12.8+0.6/- 13.0+0.5/-
100 REF 18.2(MAX) 1.75±0.25 2.0±0.5 330+ 20.2
32 QFN(5X5) 0.4 0.2 0.00/-1.0
QFN(3X3) / DFN-10
26 Product Status
Data Sheet Identification Product Status Definition
Objective Planned or Under Development This data sheet contains the design
specifications for product development.
Specifications may change in any manner
without notice.
Preliminary Engineering Samples This data sheet contains preliminary data, and
and First Production supplementary data will be published at a later
date. AMICCOM reserves the right to make
changes at any time without notice in order to
improve design and supply the best possible
product.
No Identification Noted Full Production This data sheet contains the final specifications.
AMICCOM reserves the right to make changes
at any time without notice in order to improve
design and supply the best possible product.
Obsolete Not In Production This data sheet contains specifications on a
product that has been discontinued by
AMICCOM. The data sheet is printed for
reference information only.
RF ICs AMICCOM
总公司
30078 新竹科学工业园区力行一路一号一楼 A3
Tel: 886-3-5785818
Fax: 886-3-5785819
深圳办公室
518031 深圳市福田区深南中路2010号东风大厦2003室
Web Site
http://www.amiccom.com.tw